ZHCSQM9B November   2023  – September 2024 LP5810

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 模拟调光
      2. 6.3.2 PWM 调光
      3. 6.3.3 自主动画引擎控制
        1. 6.3.3.1 动画引擎模式
        2. 6.3.3.2 Sloper
        3. 6.3.3.3 动画引擎单元 (AEU)
        4. 6.3.3.4 动画暂停单元 (APU)
      4. 6.3.4 保护和诊断
        1. 6.3.4.1 LED 开路检测
        2. 6.3.4.2 LED 短路检测
        3. 6.3.4.3 热关断
    4. 6.4 器件功能模式
    5. 6.5 编程
      1. 6.5.1 I2C 数据事务
      2. 6.5.2 I2C 数据格式
  8. 寄存器映射
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 应用
      2. 8.2.2 设计参数
      3. 8.2.3 详细设计过程
        1. 8.2.3.1 输入电容器选型
        2. 8.2.3.2 编程过程
        3. 8.2.3.3 编程示例
      4. 8.2.4 应用性能曲线图
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

时序要求

除非另有说明,否则典型特性适用于整个环境温度范围 (–40°C < TA < +85°C),VIN = 3.6V,VCC = 5V,CIN = 1μF,COUT = 1μF。
I2C 时序要求 最小值 标称值 最大值 单位
标准模式
fSCL SCL 时钟频率 0 100 kHz
tHD_STA (重复)START 条件后的保持时间。在此时间段之后,生成第一个时钟脉冲。 4 µs
tLOW SCL 时钟的低电平周期 4.7 µs
tHIGH SCL 时钟的高电平周期 4 µs
tSU_STA 重复启动条件的建立时间 4.7 µs
tHD_DAT 数据保持时间 0 µs
tSU_DAT 数据建立时间 250 ns
tr SDA 和 SCL 信号的上升时间 1000 ns
tf SDA 和 SCL 信号的下降时间 300 ns
tSU_STO 停止条件的建立时间 4 µs
tBUF STOP 与 START 条件之间的总线空闲时间 4.7 µs
Cb 每个总线的容性负载 400 pF
快速模式
fSCL SCL 时钟频率 0 400 kHz
tHD_STA (重复)START 条件后的保持时间。在此时间段之后,生成第一个时钟脉冲。 0.6 µs
tLOW SCL 时钟的低电平周期 1.3 µs
tHIGH SCL 时钟的高电平周期 0.6 µs
tSU_STA 重复启动条件的建立时间 0.6 µs
tHD_DAT 数据保持时间 0 µs
tSU_DAT 数据建立时间 100 ns
tr SDA 和 SCL 信号的上升时间 300 ns
tf SDA 和 SCL 信号的下降时间 300 ns
tSU_STO 停止条件的建立时间 0.6 µs
tBUF STOP 与 START 条件之间的总线空闲时间 1.3 µs
Cb 每个总线的容性负载 400 pF
超快速模式
fSCL SCL 时钟频率 0 1000 kHz
tHD_STA (重复)START 条件后的保持时间。在此时间段之后,生成第一个时钟脉冲。 0.26 µs
tLOW SCL 时钟的低电平周期 0.5 µs
tHIGH SCL 时钟的高电平周期 0.26 µs
tSU_STA 重复启动条件的建立时间 0.26 µs
tHD_DAT 数据保持时间 0 µs
tSU_DAT 数据建立时间 50 ns
tr SDA 和 SCL 信号的上升时间 120 ns
tf SDA 和 SCL 信号的下降时间 120 ns
tSU_STO 停止条件的建立时间 0.26 µs
tBUF STOP 与 START 条件之间的总线空闲时间 0.5 µs
Cb 每个总线的容性负载 550 pF
其他时序要求
fCLK_EX VSYNC 输入时钟频率 6 MHz