ZHCSQM9B November 2023 – September 2024 LP5810
PRODUCTION DATA
I2C 时序要求 | 最小值 | 标称值 | 最大值 | 单位 | |
---|---|---|---|---|---|
标准模式 | |||||
fSCL | SCL 时钟频率 | 0 | 100 | kHz | |
tHD_STA | (重复)START 条件后的保持时间。在此时间段之后,生成第一个时钟脉冲。 | 4 | µs | ||
tLOW | SCL 时钟的低电平周期 | 4.7 | µs | ||
tHIGH | SCL 时钟的高电平周期 | 4 | µs | ||
tSU_STA | 重复启动条件的建立时间 | 4.7 | µs | ||
tHD_DAT | 数据保持时间 | 0 | µs | ||
tSU_DAT | 数据建立时间 | 250 | ns | ||
tr | SDA 和 SCL 信号的上升时间 | 1000 | ns | ||
tf | SDA 和 SCL 信号的下降时间 | 300 | ns | ||
tSU_STO | 停止条件的建立时间 | 4 | µs | ||
tBUF | STOP 与 START 条件之间的总线空闲时间 | 4.7 | µs | ||
Cb | 每个总线的容性负载 | 400 | pF | ||
快速模式 | |||||
fSCL | SCL 时钟频率 | 0 | 400 | kHz | |
tHD_STA | (重复)START 条件后的保持时间。在此时间段之后,生成第一个时钟脉冲。 | 0.6 | µs | ||
tLOW | SCL 时钟的低电平周期 | 1.3 | µs | ||
tHIGH | SCL 时钟的高电平周期 | 0.6 | µs | ||
tSU_STA | 重复启动条件的建立时间 | 0.6 | µs | ||
tHD_DAT | 数据保持时间 | 0 | µs | ||
tSU_DAT | 数据建立时间 | 100 | ns | ||
tr | SDA 和 SCL 信号的上升时间 | 300 | ns | ||
tf | SDA 和 SCL 信号的下降时间 | 300 | ns | ||
tSU_STO | 停止条件的建立时间 | 0.6 | µs | ||
tBUF | STOP 与 START 条件之间的总线空闲时间 | 1.3 | µs | ||
Cb | 每个总线的容性负载 | 400 | pF | ||
超快速模式 | |||||
fSCL | SCL 时钟频率 | 0 | 1000 | kHz | |
tHD_STA | (重复)START 条件后的保持时间。在此时间段之后,生成第一个时钟脉冲。 | 0.26 | µs | ||
tLOW | SCL 时钟的低电平周期 | 0.5 | µs | ||
tHIGH | SCL 时钟的高电平周期 | 0.26 | µs | ||
tSU_STA | 重复启动条件的建立时间 | 0.26 | µs | ||
tHD_DAT | 数据保持时间 | 0 | µs | ||
tSU_DAT | 数据建立时间 | 50 | ns | ||
tr | SDA 和 SCL 信号的上升时间 | 120 | ns | ||
tf | SDA 和 SCL 信号的下降时间 | 120 | ns | ||
tSU_STO | 停止条件的建立时间 | 0.26 | µs | ||
tBUF | STOP 与 START 条件之间的总线空闲时间 | 0.5 | µs | ||
Cb | 每个总线的容性负载 | 550 | pF | ||
其他时序要求 | |||||
fCLK_EX | VSYNC 输入时钟频率 | 6 | MHz |