ZHCSS17B April   2023  – April 2024 LSF0102

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性
    6. 5.6  LSF0102 交流性能(降压转换)开关特性,VCCB = 3.3V
    7. 5.7  LSF0102 交流性能(降压转换)开关特性,VCCB = 2.5V
    8. 5.8  LSF0102 交流性能(升压转换)开关特性,VCCB = 3.3V
    9. 5.9  LSF0102交流性能(升压转换)开关特性,VCCB = 2.5V
    10. 5.10 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 自动双向电压转换
      2. 7.3.2 输出使能
    4. 7.4 器件功能模式
      1. 7.4.1 上行和下行转换
        1. 7.4.1.1 升压转换
        2. 7.4.1.2 降压转换
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 开漏接口(I2C、PMBus、SMBus 和 GPIO)
        1. 8.2.1.1 设计要求
          1. 8.2.1.1.1 启用、禁用和基准电压指南
          2. 8.2.1.1.2 偏置电路
        2. 8.2.1.2 详细设计过程
          1. 8.2.1.2.1 双向转换
          2. 8.2.1.2.2 确定上拉电阻器的大小
        3. 8.2.1.3 应用曲线
      2. 8.2.2 混合模式电压转换
      3. 8.2.3 单电源转换
      4. 8.2.4 Vref_B < Vref_A + 0.8V 时的电压转换
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10机械、封装和可订购信息
  12. 11修订历史记录

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • DCU|8
  • DDF|8
  • DTM|8
  • YZT|8
  • DQE|8
  • DCT|8
散热焊盘机械数据 (封装 | 引脚)
订购信息
确定上拉电阻器的大小

上拉电阻值需要将传输晶体管处于导通状态时流经它的电流限制在大约 15mA。这样可使压降为 260mV 至 350mV,从而在下游通道上提供有效的低电平信号。如果流经传输晶体管的电流高于 15mA,导通状态下的压降也会更高。要将流经每个传输晶体管的电流设置为 15mA,请使用以下公式计算上拉电阻值:

方程式 3. Rpu = (Vpu - 0.35 V)0.015 A 

表 8-3 列出了电流为 8mA、5mA 和 3mA 时的电阻值和基准电压。应使用 +10% 列中显示的电阻值(或更大的值),以便晶体管上的压降为 350mV 或更小。外部驱动器必须能够以 0.175V 的电压从 LSF 系列器件两侧的电阻器中吸收总电流,尽管 15mA 电流仅适用于流经 LSF 系列器件的电流。在 0.175V 时驱动低电平状态的器件必须从一个或多个上拉电阻器吸引电流,并保持 VOL。电阻的减小将增大电流,从而增大 VOL

表 8-3 上拉电阻器值
VPU(1)(2)8mA5mA3mA
标称值 (Ω)+10%(3) (Ω)标称值 (Ω)+10%(3) (Ω)标称值 (Ω)+10%(3) (Ω)
5V581639930102315501705
3.3V3694065906499831082
2.5V269296430473717788
1.8V181199290319483532
1.5V144158230253383422
1.2V106117170187283312
VOL = 0.35V 时计算得出
假设规定电流下输出驱动器 VOL = 0.175V
+10% 来补偿 VDD 范围和电阻器容差