ZHCSF32E
February 2016 – December 2019
MSP430FR2310
,
MSP430FR2311
PRODUCTION DATA.
1
器件概述
1.1
特性
1.2
应用
1.3
说明
1.4
功能框图
2
修订历史记录
3
Device Comparison
3.1
Related Products
4
Terminal Configuration and Functions
4.1
Pin Diagrams
4.2
Pin Attributes
4.3
Signal Descriptions
4.4
Pin Multiplexing
4.5
Buffer Type
4.6
Connection of Unused Pins
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Recommended Operating Conditions
5.4
Active Mode Supply Current Into VCC Excluding External Current
5.5
Active Mode Supply Current Per MHz
5.6
Low-Power Mode LPM0 Supply Currents Into VCC Excluding External Current
5.7
Low-Power Mode LPM3 and LPM4 Supply Currents (Into VCC) Excluding External Current
5.8
Low-Power Mode LPMx.5 Supply Currents (Into VCC) Excluding External Current
5.9
Production Distribution of LPM Supply Currents
5.10
Typical Characteristics – Current Consumption Per Module
5.11
Thermal Resistance Characteristics
5.12
Timing and Switching Characteristics
5.12.1
Power Supply Sequencing
Table 5-1
PMM, SVS and BOR
5.12.2
Reset Timing
Table 5-2
Wake-up Times From Low-Power Modes and Reset
5.12.3
Clock Specifications
Table 5-3
XT1 Crystal Oscillator (Low Frequency)
Table 5-4
XT1 Crystal Oscillator (High Frequency)
Table 5-5
DCO FLL
Table 5-6
DCO Frequency
Table 5-7
REFO
Table 5-8
Internal Very-Low-Power Low-Frequency Oscillator (VLO)
Table 5-9
Module Oscillator (MODOSC)
5.12.4
Digital I/Os
Table 5-10
Digital Inputs
Table 5-11
Digital Outputs
5.12.4.1
Digital I/O Typical Characteristics
5.12.5
VREF+ Built-in Reference
Table 5-12
VREF+
5.12.6
Timer_B
Table 5-13
Timer_B
5.12.7
eUSCI
Table 5-14
eUSCI (UART Mode) Clock Frequency
Table 5-15
eUSCI (UART Mode) Switching Characteristics
Table 5-16
eUSCI (SPI Master Mode) Clock Frequency
Table 5-17
eUSCI (SPI Master Mode) Switching Characteristics
Table 5-18
eUSCI (SPI Slave Mode) Switching Characteristics
Table 5-19
eUSCI (I2C Mode) Switching Characteristics
5.12.8
ADC
Table 5-20
ADC, Power Supply and Input Range Conditions
Table 5-21
ADC, 10-Bit Timing Parameters
Table 5-22
ADC, 10-Bit Linearity Parameters
5.12.9
Enhanced Comparator (eCOMP)
Table 5-23
eCOMP0
5.12.10
Smart Analog Combo (SAC)
Table 5-24
SAC0 (SAC-L1, OA)
5.12.11
Transimpedance Amplifier (TIA)
Table 5-25
TIA0
5.12.12
FRAM
Table 5-26
FRAM
5.12.13
Emulation and Debug
Table 5-27
JTAG, Spy-Bi-Wire Interface
Table 5-28
JTAG, 4-Wire Interface
6
Detailed Description
6.1
Overview
6.2
CPU
6.3
Operating Modes
6.4
Interrupt Vector Addresses
6.5
Memory Organization
6.6
Bootloader (BSL)
6.7
JTAG Standard Interface
6.8
Spy-Bi-Wire Interface (SBW)
6.9
FRAM
6.10
Memory Protection
6.11
Peripherals
6.11.1
Power-Management Module (PMM) and On-chip Reference Voltages
6.11.2
Clock System (CS) and Clock Distribution
6.11.3
General-Purpose Input/Output Port (I/O)
6.11.4
Watchdog Timer (WDT)
6.11.5
System Module (SYS)
6.11.6
Cyclic Redundancy Check (CRC)
6.11.7
Enhanced Universal Serial Communication Interface (eUSCI_A0, eUSCI_B0)
6.11.8
Timers (Timer0_B3, Timer1_B3)
6.11.9
Backup Memory (BAKMEM)
6.11.10
Real-Time Clock (RTC) Counter
6.11.11
10-Bit Analog-to-Digital Converter (ADC)
6.11.12
eCOMP0
6.11.13
SAC0
6.11.14
TIA0
6.11.15
eCOMP0, SAC0, TIA0, and ADC in SOC Interconnection
6.11.16
Embedded Emulation Module (EEM)
6.11.17
Peripheral File Map
6.12
Input/Output Diagrams
6.12.1
Port P1 Input/Output With Schmitt Trigger
6.12.2
Port P2 Input/Output With Schmitt Trigger
6.13
Device Descriptors (TLV)
6.14
Identification
6.14.1
Revision Identification
6.14.2
Device Identification
6.14.3
JTAG Identification
7
Applications, Implementation, and Layout
7.1
Device Connection and Layout Fundamentals
7.1.1
Power Supply Decoupling and Bulk Capacitors
7.1.2
External Oscillator
7.1.3
JTAG
7.1.4
Reset
7.1.5
Unused Pins
7.1.6
General Layout Recommendations
7.1.7
Do's and Don'ts
7.2
Peripheral- and Interface-Specific Design Information
7.2.1
ADC Peripheral
7.2.1.1
Partial Schematic
7.2.1.2
Design Requirements
7.2.1.3
Layout Guidelines
7.3
Typical Applications
8
器件和文档支持
8.1
使用入门
8.2
器件命名规则
8.3
工具和软件
8.4
文档支持
8.5
相关链接
8.6
社区资源
8.7
商标
8.8
静电放电警告
8.9
Glossary
9
机械、封装和可订购信息
封装选项
机械数据 (封装 | 引脚)
PW|20
MPDS362A
PW|16
MPDS361A
RGY|16
MPQF115G
散热焊盘机械数据 (封装 | 引脚)
RGY|16
QFND040P
订购信息
zhcsf32e_oa
zhcsf32e_pm
1.1
特性
嵌入式微控制器
频率高达 16MHz 的 16 位精简指令集计算机 (RISC) 架构
3.6V 至 1.8V 的宽电源电压范围(最低电源电压受限于 SVS 电平,请参阅
SVS 规格
)
经优化的低功耗模式(3V 时)
激活模式:126µA/MHz
待机模式:实时时钟 (RTC) 计数器(LPM3.5,采用 32768Hz 晶振)0.71µA
关断模式 (LPM4.5):32nA(无 SVS)
高性能模拟
跨阻放大器 (TIA)
(1)
电流至电压转换
半轨输入
仅针对 TSSOP16 封装,将低泄漏负输入降至 5pA
轨至轨输出
多个输入信号选项
可配置的高功率和低功率模式
8 通道 10 位模数转换器 (ADC)
1.5V 的内部基准电压
采样与保持 200ksps
增强型比较器 (eCOMP)
集成 6 位数模转换器 (DAC) 作为基准电压
可编程迟滞
可配置的高功率和低功率模式
智能模拟组合 (SAC-L1)
支持通用运算放大器
轨至轨输入和输出
多个输入信号选项
可配置的高功率和低功率模式
1.
以前,跨阻放大器在描述性文字、引脚名称和电阻器名称中的缩写都是 TRI。现在将所有描述性文字中的缩写改成了 TIA,但引脚名称和电阻器名称仍然使用 TRI。
低功耗铁电 RAM (FRAM)
非易失性存储器容量高达 3.75KB
内置错误修正码 (ECC)
可配置的写保护
对程序、常量和存储的统一存储
耐写次数达 10
15
次
抗辐射和非磁性
智能数字外设
红外调制逻辑
两个 16 位计时器,每个计时器有 3 个捕捉/比较寄存器 (Timer_B3)
一个仅用作计数器的 16 位 RTC 计数器
16 位循环冗余校验器 (CRC)
增强型串行通信
增强型 USCI A (eUSCI_A) 支持 UART、IrDA 和 SPI
增强型 USCI B (eUSCI_B) 支持 SPI 和 I
2
C,并提供重映射功能(请参阅
信号说明
)
时钟系统 (CS)
片上 32kHz RC 振荡器 (REFO)
带有锁频环 (FLL) 的片上 16MHz 数控振荡器 (DCO)
室温下的精度为 ±1%(具有片上基准)
片上超低频 10kHz 振荡器 (VLO)
片上高频调制振荡器 (MODOSC)
外部 32kHz 晶振 (LFXT)
外部高频晶体振荡器,频率高达 16MHz (HFXT)
可编程 MCLK 预分频器(1 至 128)
通过可编程预分频器(1、2、4 或 8)从 MCLK 获得的 SMCLK
通用输入/输出和引脚功能
20 引脚封装有 16 个 I/O
12 个中断引脚(8 个 P1 引脚和 4 个 P2 引脚)可将 MCU 从 LPM 唤醒
所有 I/O 均为电容式触控 I/O
开发工具和软件
LaunchPad™开发套件 (
MSP‑EXP430FR2311
)
目标开发板 (
MSP‑TS430PW20
)
系列成员(另请参阅
器件比较
)
MSP430FR2311:3.75KB 程序 FRAM 和 1KB RAM
MSP430FR2310:2KB 程序 FRAM 和 1KB RAM
封装选项
20 引脚 TSSOP (PW20)
16 引脚 TSSOP (PW16)
16 引脚 VQFN (RGY16)
千亿体育app官网登录(中国)官方网站IOS/安卓通用版/手机APP
|
米乐app下载官网(中国)|ios|Android/通用版APP最新版
|
米乐|米乐·M6(中国大陆)官方网站
|
千亿体育登陆地址
|
华体会体育(中国)HTH·官方网站
|
千赢qy国际_全站最新版千赢qy国际V6.2.14安卓/IOS下载
|
18新利网v1.2.5|中国官方网站
|
bob电竞真人(中国官网)安卓/ios苹果/电脑版【1.97.95版下载】
|
千亿体育app官方下载(中国)官方网站IOS/安卓/手机APP下载安装
|