ZHCSRS3A february 2023 – june 2023 MSPM0G1505 , MSPM0G1506 , MSPM0G1507
ADVANCE INFORMATION
表 8-1 提供了每种工作模式下支持的功能。
功能键:
工作模式 | 运行 | SLEEP | STOP | STANDBY | 关断 | ||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|
RUN0 | RUN1 | RUN2 | SLEEP0 | SLEEP1 | SLEEP2 | STOP0 | STOP1 | STOP2 | STANDBY0 | STANDBY1 | |||
振荡器 | SYSOSC | EN | EN | DIS | EN | EN | DIS | OPT(1) | EN | DIS | DIS | DIS | 关闭 |
LFOSC 或 LFXT | EN(LFOSC 或 LFXT) | 关闭 | |||||||||||
HFXT | OPT | DIS | DIS | OPT | DIS | DIS | DIS | DIS | DIS | DIS | DIS | 关闭 | |
SYSPLL | OPT | DIS | DIS | OPT | DIS | DIS | DIS | DIS | DIS | DIS | DIS | 关闭 | |
时钟 | CPUCLK | 80M | 32k | 32k | DIS | 关闭 | |||||||
MCLK 至 PD1 | 80M | 32k | 32k | 80M | 32k | 32k | DIS | 关闭 | |||||
ULPCLK 至 PD0 | 40M | 32k | 32k | 40M | 32k | 32k | 4M(1) | 4M | 32k | DIS | OFF | ||
ULPCLK 至 TIMG0/8 | 40M | 32k | 32k | 40M | 32k | 32k | 4M(1) | 4M | 32k | OFF | |||
RTCCLK | 32kHz | OFF | |||||||||||
MFCLK | OPT | DIS | OPT | DIS | OPT | DIS | 关闭 | ||||||
MFPCLK | OPT | DIS | OPT | DIS | OPT | DIS | 关闭 | ||||||
LFCLK | 32k | DIS | OFF | ||||||||||
LFCLK 到 TIMG0/8 | 32k | OFF | |||||||||||
LFCLK 监视器 | OPT | 关闭 | |||||||||||
MCLK 监测器 | OPT | DIS | 关闭 | ||||||||||
PMU | POR 监测器 | EN | |||||||||||
BOR 监测器 | EN | 关闭 | |||||||||||
内核稳压器 | 全驱动 | 减速驱动 | 低驱动 | 关闭 | |||||||||
核心功能 | CPU | EN | DIS | 关闭 | |||||||||
DMA | OPT | DIS(支持的触发器) | OFF | ||||||||||
闪存 | EN | DIS | 关闭 | ||||||||||
SRAM | EN | DIS | OFF | ||||||||||
PD1 外设 | CRC | OPT | DIS | OFF | |||||||||
UART3 | OPT | DIS | OFF | ||||||||||
SPI0/1 | OPT | DIS | OFF | ||||||||||
AES | OPT | OFF | |||||||||||
MATHACL | OPT | OFF | |||||||||||
TIMA0/1 | OPT | OFF | |||||||||||
TIMG6/7 | OPT | OFF | |||||||||||
TIMG12 | OPT | 关闭 | |||||||||||
PD0 外设 | TIMG0/8 | OPT | OFF | ||||||||||
RTC | OPT | OFF | |||||||||||
UART0/1/2 | OPT | OPT(2) | OFF | ||||||||||
I2C0/1 | OPT | OPT(2) | OFF | ||||||||||
GPIOA/B(3) | OPT | OPT(2) | OFF | ||||||||||
WWDT0/1 | OPT | DIS | OFF | ||||||||||
模拟 | TRNG | OPT | OFF | ||||||||||
ADC0/1(3) | OPT | NS(支持的触发器) | OFF | ||||||||||
DAC0 | OPT | NS | OFF | ||||||||||
OPA0/1 | OPT | NS | OPT | NS | OPT | NS | 关闭 | ||||||
GPAMP | OPT | NS | 关闭 | ||||||||||
COMP0/1/2 | OPT | OPT (ULP) | OPT | OPT (ULP) | OPT | OPT (ULP) | OFF | ||||||
IOMUX 和 IO 唤醒 | EN | 具有唤醒功能的 DIS | |||||||||||
唤醒源 | 不适用 | 任何 IRQ | PD0 IRQ | IOMUX、NRST、SWD |
(1) 如果从 RUN1 进入 STOP0(SYSOSC 启用,但 MCLK 来自 LFCLK),则 SYSOSC 将与在 RUN1 中一样保持启用状态,ULPCLK 将与在 RUN1 中一样保持在 32kHz。如果从 RUN2 进入 STOP0(SYSOSC 禁用并且 MCLK 来自 LFCLK),则 SYSOSC 与在 RUN2 中一样会保持禁用状态,ULPCLK 与在 RUN2 中一样会保持在 32kHz。
(2) 在 STANDBY 模式下使用 STANDBY1 策略时,只有 TIMG0/8 和 RTC 有时钟。其他 PD0 外设可在发生外部活动时生成异步快速时钟请求,但不会主动配备时钟。
(3) 对于 ADCx 和 GPIO 端口 A 和 B,数字逻辑位于 PD0 中,寄存器接口位于 PD1 中。这些外设支持在 PD1 处于活动状态时进行快速单周期寄存器访问,并且还在低至 PD0 仍处于活动状态的待机模式下进行基本操作。