ZHCSUH5B October 2023 – May 2024 MSPM0G3105-Q1 , MSPM0G3106-Q1 , MSPM0G3107-Q1
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
下表总结了器件的存储器映射。有关存储器区域详情的更多信息,请参阅 MSPM0 G 系列 80MHz 微控制器技术参考手册 中的平台存储器映射 部分。
存储器区域 | 子区域 | MSPM0G3105 | MSPM0G3106 | MSPM0G3107 |
---|---|---|---|---|
代码(闪存) | ECC 已校正 | 32KB-8B(1) 0x0000.0000 至 0x0000.7FF8 | 64KB-8B(1) 0x0000.0000 至 0x0000.FFF8 | 128KB-8B(1) 0x0000.0000 至 0x0001.FFF8 |
ECC 未校正 | 0x0040.0000 至 0x0040.7FF8 | 0x0040.0000 至 0x0040.FFF8 | 0x0040.0000 至 0x0041.FFF8 | |
SRAM (SRAM) | 经过奇偶校验 | 0x2010.0000 至 0x2010.3FFF | 0x2010.0000 至 0x2010.7FFF | 0x2010.0000 至 0x2010.7FFF |
未校验 | 0x2020.0000 至 0x2020.3FFF | 0x2020.0000 至 0x2020.7FFF | 0x2020.0000 至 0x2020.7FFF | |
奇偶校验代码 | 0x2030.0000 至 0x2030.3FFF | 0x2030.0000 至 0x2030.7FFF | 0x2030.0000 至 0x2030.7FFF | |
外设 | 外设 | 0x4000.0000 至 0x40FF.FFFF | 0x4000.0000 至 0x40FF.FFFF | 0x4000.0000 至 0x40FF.FFFF |
闪存 ECC 已校正 | 0x4100.0000 至 0x4100.8000 | 0x4100.0000 至 0x4101.0000 | 0x4100.0000 至 0x4102.0000 | |
闪存 ECC 未校正 | 0x4140.0000 至 0x4140.8000 | 0x4140.0000 至 0x4141.0000 | 0x4140.0000 至 0x4142.0000 | |
闪存 ECC 代码 | 0x4180.0000 至 0x4180.8000 | 0x4180.0000 至 0x4181.0000 | 0x4180.0000 至 0x4182.0000 | |
配置 NVM (NONMAIN) ECC 已校正 | 512 字节 0x41C0.0000 至 0x41C0.0200 | 512 字节 0x41C0.0000 至 0x41C0.0200 | 512 字节 0x41C0.0000 至 0x41C0.0200 | |
配置 NVM(NONMAIN) ECC 未校正 | 0x41C1.0000 至 0x41C1.0200 | 0x41C1.0000 至 0x41C1.0200 | 0x41C1.0000 至 0x41C1.0200 | |
配置 NVM (NONMAIN) ECC 代码 | 0x41C2.0000 至 0x41C2.0200 | 0x41C2.0000 至 0x41C2.0200 | 0x41C2.0000 至 0x41C2.0200 | |
出厂校正 | 0x41C4.0000 至 0x41C4.0080 | 0x41C4.0000 至 0x41C4.0080 | 0x41C4.0000 至 0x41C4.0080 | |
出厂未校正 | 0x41C5.0000 至 0x41C5.0080 | 0x41C5.0000 至 0x41C5.0080 | 0x41C5.0000 至 0x41C5.0080 | |
工厂 ECC 代码 | 0x41C6.0000 至 0x41C6.0080 | 0x41C6.0000 至 0x41C6.0080 | 0x41C6.0000 至 0x41C6.0080 | |
子系统 | 0x6000.0000 至 0x7FFF.FFFF | 0x6000.0000 至 0x7FFF.FFFF | 0x6000.0000 至 0x7FFF.FFFF | |
系统 PPB | 0xE000.0000 至 0xE00F.FFFF | 0xE000.0000 至 0xE00F.FFFF | 0xE000.0000 至 0xE00F.FFFF |