ZHCSWB8A May 2024 – October 2024 MSPM0L1227 , MSPM0L1228 , MSPM0L2227 , MSPM0L2228
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
表 8-4 总结了各个器件的存储器映射。有关存储器区域详情的更多信息,请参阅 MSPM0 Lx22x 系列 32MHz 微控制器技术参考手册 中的平台存储器映射 部分。
存储器区域 | 子区域 | MSP0L1227、MSPM0L2227 | MSPM0L1228、MSPM0L2228 |
---|---|---|---|
代码(闪存组 0) | MAIN ECC 已校正 |
64KB(1) 0x0000.0000 至 0x0000.FFFF |
128KB(1) 0x0000.0000 至 0x0001.FFFF |
MAIN ECC 未校正 | 0x0040.0000 至 0x0040.FFFF | 0x0040.0000 至 0x0041.FFFF | |
闪存 ECC 代码 | 0x0080.0000 至 0x0080.FFFF | 0x0080.0000 至 0x0081.FFFF | |
代码(闪存组 1) | MAIN ECC 已校正 |
64KB(1) 0x0001.0000 至 0x0001.FFFF |
128KB(1) 0x0002.0000 至 0x0003.FFFF |
MAIN ECC 未校正 | 0x0041.0000 至 0x0041.FFFF | 0x0042.0000 至 0x0043.FFFF | |
闪存 ECC 代码 | 0x0081.0000 至 0x0081.FFFF | 0x0082.0000 至 0x0083.FFFF | |
SRAM (SRAM) | SRAM“已进行 ECC 校验” | 32KB 0x2000.0000 至 0x2000.7FFF | 32KB 0x2000.0000 至 0x2000.7FFF |
经过奇偶校验 | 0x2010.0000 至 0x2010.7FFF | 0x2010.0000 至 0x2010.7FFF | |
未检验 | 0x2020.0000 至 0x2020.7FFF | 0x2020.0000 至 0x2020.7FFF | |
ECC/奇偶校验 代码 | 0x2030.0000 至 0x2030.7FFF | 0x2030.0000 至 0x2030.7FFF | |
外设 | 外设 | 0x4000.4000 至 0x4087.1FFF | 0x4000.4000 至 0x4087.1FFF |
配置 NVM (NONMAIN) 已校正 | 0x41C0.0000 至 0x41C0.03FF | 0x41C0.0000 至 0x41C0.03FF | |
配置 NVM (NONMAIN) 未校正 | 0x41C1.0000 至 0x41C1.03FF | 0x41C1.0000 至 0x41C1.03FF | |
配置 NVM (NONMAIN) ECC 代码 | 0x41C2.0000 至 0x41C2.03FF | 0x41C2.0000 至 0x41C2.03FF | |
出厂校正 | 0x41C4.0000 至 0x41C4.01FF | 0x41C4.0000 至 0x41C4.01FF | |
出厂未校正 | 0x41C5.0000 至 0x41C5.01FF | 0x41C5.0000 至 0x41C5.01FF | |
工厂 ECC 代码 | 0x41C6.0000 至 0x41C6.01FF | 0x41C6.0000 至 0x41C6.01FF | |
子系统 | 0x6000.0000 至 0x7FFF.FFFF | 0x6000.0000 至 0x7FFF.FFFF | |
系统 PPB | 0xE000.0000 至 0xE00F.FFFF | 0xE000.0000 至 0xE00F.FFFF |