ZHCSU93B December   2023  – September 2024 OPA310-Q1

PRODMIX  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 单通道器件的热性能信息
    5. 5.5 双通道器件的热性能信息
    6. 5.6 四通道器件的热性能信息
    7. 5.7 电气特性
    8. 5.8 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 工作电压
      2. 6.3.2 轨到轨输入
      3. 6.3.3 轨到轨输出
      4. 6.3.4 容性负载和稳定性
      5. 6.3.5 过载恢复
      6. 6.3.6 EMI 抑制
      7. 6.3.7 ESD 和电气过载
      8. 6.3.8 输入 ESD 保护
      9. 6.3.9 关断功能
    4. 6.4 器件功能模式
  8. 应用和实现
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 OPAx310-Q1 低侧电流检测应用
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
        3. 7.2.1.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 文档支持
      1. 8.1.1 相关文档
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4.     商标
    5. 8.4 静电放电警告
    6. 8.5 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • DBV|5
  • DBV|6
  • DCK|5
  • DCK|6
散热焊盘机械数据 (封装 | 引脚)
订购信息

引脚配置和功能

OPA310-Q1 OPA310-Q1 DBV 封装5 引脚 SOT-23(顶视图)图 4-1 OPA310-Q1 DBV 封装
5 引脚 SOT-23
(顶视图)
OPA310-Q1 OPA310-Q1 DCK 封装5 引脚 SC70(顶视图)图 4-2 OPA310-Q1 DCK 封装
5 引脚 SC70
(顶视图)
表 4-1 引脚功能:OPA310-Q1
引脚 类型(1) 说明
名称 SOT-23 SC70
IN– 4 3 I 反相输入
IN+ 3 1 I 同相输入
OUT 1 4 O 输出
V– 2 2 I 负(低)电源或接地(对于单电源供电)
V+ 5 5 I 正(高)电源
I = 输入,O = 输出
OPA310-Q1 OPA310S-Q1 DBV 封装6 引脚 SOT-23(顶视图)图 4-3 OPA310S-Q1 DBV 封装
6 引脚 SOT-23
(顶视图)
OPA310-Q1 OPA310S-Q1 DCK 封装6 引脚 SC70(顶视图)图 4-4 OPA310S-Q1 DCK 封装
6 引脚 SC70
(顶视图)
表 4-2 引脚功能:OPA310S-Q1
引脚 类型(1) 说明
名称 SOT-23 SC70
IN– 4 3 I 反相输入
IN+ 3 1 I 同相输入
OUT 1 4 O 输出
SHDN 5 5 I 关断:低 = 禁用放大器,高 = 启用放大器
请参阅关断功能 了解详情
V– 2 2 I 负(低)电源或接地(对于单电源供电)
V+ 6 6 I 正(高)电源
I = 输入,O = 输出
OPA310-Q1 OPA2310-Q1 D 和 DGK 封装8 引脚 SOIC 和 VSSOP(顶视图)图 4-5 OPA2310-Q1 D 和 DGK 封装
8 引脚 SOIC 和 VSSOP
(顶视图)
表 4-3 引脚功能:OPA2310-Q1
引脚 类型(1) 说明
名称 编号
IN1– 2 I 反相输入,通道 1
IN1+ 3 I 同相输入,通道 1
IN2– 6 I 反相输入,通道 2
IN2+ 5 I 同相输入,通道 2
OUT1 1 O 输出,通道 1
OUT2 7 O 输出,通道 2
V– 4 I 负(低)电源或接地(对于单电源供电)
V+ 8 I 正(高)电源
I = 输入,O = 输出
OPA310-Q1 OPA4310-Q1 D 和 PW 封装14 引脚 SOIC 和 TSSOP(顶视图)图 4-6 OPA4310-Q1 D 和 PW 封装
14 引脚 SOIC 和 TSSOP
(顶视图)
表 4-4 引脚功能:OPA4310-Q1
引脚 类型(1) 说明
名称 编号
IN1– 2 I 反相输入,通道 1
IN1+ 3 I 同相输入,通道 1
IN2– 6 I 反相输入,通道 2
IN2+ 5 I 同相输入,通道 2
IN3– 9 I 反相输入,通道 3
IN3+ 10 I 同相输入,通道 3
IN4– 13 I 反相输入,通道 4
IN4+ 12 I 同相输入,通道 4
OUT1 1 O 输出,通道 1
OUT2 7 O 输出,通道 2
OUT3 8 O 输出,通道 3
OUT4 14 O 输出,通道 4
V– 11 I 负(低)电源或接地(对于单电源供电)
V+ 4 I 正(高)电源
I = 输入,O = 输出