ZHCSDD7B December 2014 – January 2017 OPA2314-Q1 , OPA314-Q1 , OPA4314-Q1
PRODUCTION DATA.
在 Figure 37 中,电路接受单端输入信号 VIN,并产生两个输出信号 VOUT+ 和 VOUT–,其中使用两个放大器和基准电压 VREF。VOUT+ 是第一个放大器的输出,并且是输入信号 VIN 的缓冲版本(如Equation 1 所示)。VOUT– 是第二个放大器的输出,该放大器使用 VREF 将失调电压添加至 VIN 和反馈以添加反相增益。VOUT– 的传递函数如Equation 2 所示。
差分输出信号 (VDIFF) 是两个单端输出信号(VOUT+ 和 VOUT–)之间的差异。Equation 3 显示了 VDIFF 的传递函数。通过应用 R1 = R2 和 R3 = R4 两种条件,传递函数简化为 Equation 6。使用此配置,最大输入信号等于基准电压,每个放大器的最大输出等于 VREF。差分输出范围为 2 × VREF。此外,共模电压是 VREF 的一半(请参阅Equation 7)。