ZHCSHD9F August 2010 – December 2016 OPA2320 , OPA320
PRODUCTION DATA.
OPA320 共源输出级的开环输出阻抗大概为 90Ω。当运算放大器与反馈连接时,环路增益会使该值显著减小。例如,开环增益为 130dB(典型值)时,单位增益中的输出阻抗减小到低于 0.03Ω。闭环增益每升高十倍频,环路增益减少相同的量,使得有效输出阻抗增加十倍。虽然 OPA320 输出阻抗在较宽的频率范围内保持得非常平坦,但在频率较高时,随着运算放大器的开环增益降低,输出阻抗将升高。但是,在这些频率下,输出也因为寄生电容而变为容性。这种架构进而可以防止输出阻抗过高(这会导致在驱动大型容性负载时出现稳定性问题)。正如先前所述,对于一个具有同等带宽的运算放大器而言,OPA320 具有出色的容性负载驱动能力。