ZHCSHQ5A February 2018 – June 2018 OPT3101
PRODUCTION DATA.
23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 |
EN_FREQ_CORR | EN_FLOOP | EN_AUTO_FREQ_COUNT | SYS_CLK_DIVIDER | START_FREQ_CALIB | |||
R/W - 0h | R/W - 0h | R/W - 0h | R/W - Ah | R/W - 0h | |||
15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
RESERVED | REF_COUNT_LIMIT | ||||||
R/W - 0h | R/W - 4Ch | ||||||
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
REF_COUNT_LIMIT | |||||||
R/W - 4Bh |
位 | 字段 | 类型 | 复位 | 说明 |
---|---|---|---|---|
23 | EN_FREQ_CORR | R/W | 0h | 启用相位输出的频率校正。
0:禁用频率校正 | 1:启用频率校正 |
22 | EN_FLOOP | R/W | 0h | 启用频率校准块。
0:禁用频率校准块 | 1:启用频率校准块 |
21 | EN_AUTO_FREQ_COUNT | R/W | 0h | 确定用于频率校正的值。
0 – 片上修整值 | 1 – 频率校准的测量值 |
20:17 | SYS_CLK_DIVIDER | R/W | Ah | 编程系统时钟分频器以进行频率校准。应调整此寄存器,使其更接近连接到 GP2 引脚的外部参考频率。
SYS_CLK_DIVIDER = round(log2(40 × 106 / fEXT)) |
16 | START_FREQ_CALIB | R/W | 0h | 将此位设置为 1 可开始频率校准。 |
15 | RESERVED | R/W | 0h | 始终读取或写入 0h。 |
14:0 | REF_COUNT_LIMIT | R/W | 4C4Bh | 此字段用于设置参考时钟计数的限制。
REF_COUNT_LIMIT = (40 × 106 / 2SYS_CLK_DIVIDER) / fEXT |