ZHCSLE6A August   2023  – December 2023 OPT4003-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 时序图
    8. 5.8 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 光谱响应
        1. 6.3.1.1 通道 0: 人眼匹配度
        2. 6.3.1.2 通道 1: 近红外线
      2. 6.3.2 自动满量程设置
      3. 6.3.3 纠错码 (ECC) 特性
        1. 6.3.3.1 输出采样计数器
        2. 6.3.3.2 输出 CRC
        3. 6.3.3.3 阈值检测
    4. 6.4 器件功能模式
      1. 6.4.1 运行模式
      2. 6.4.2 运行中断模式
      3. 6.4.3 照度范围选择
      4. 6.4.4 选择转换时间
      5. 6.4.5 照度测量(以 lux 为单位)
      6. 6.4.6 阈值检测计算
      7. 6.4.7 光分辨率
    5. 6.5 编程
      1. 6.5.1 I2C 总线概述
        1. 6.5.1.1 串行总线地址
        2. 6.5.1.2 串行接口
      2. 6.5.2 写入和读取
        1. 6.5.2.1 高速 I2C 模式
        2. 6.5.2.2 突发读取模式
        3. 6.5.2.3 通用广播复位命令
        4. 6.5.2.4 SMBus 警报响应
  8. 寄存器映射
    1. 7.1 寄存器说明
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 电气接口
        1. 8.2.1.1 设计要求
          1. 8.2.1.1.1 光学接口
        2. 8.2.1.2 详细设计过程
          1. 8.2.1.2.1 光机设计
        3. 8.2.1.3 应用曲线
    3. 8.3 优秀设计实践
    4. 8.4 电源相关建议
    5. 8.5 布局
      1. 8.5.1 布局指南
        1. 8.5.1.1 焊接和处理建议
      2. 8.5.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

电气接口

图 8-1 所示,电气接口非常简单。将 OPT4003-Q1 I2C SDA 和 SCL 引脚连接到应用处理器、微控制器或其他数字处理器的相同引脚。如果该数字处理器需要由 OPT4003-Q1 的相关事件产生中断,则将 INT 引脚连接到处理器的中断或通用 I/O 引脚。该 INT 引脚有多种用途,包括在单次触发模式下触发测量、向系统发出信号以从低功耗模式唤醒、在等待相关的环境光事件时处理其他任务、或向处理器发出警报以指明已准备好读取样片。在适用于数字通信的电源与 SDA 和 SCL 引脚(因为这些引脚具有开漏输出结构)之间连接上拉电阻。如果使用 INT 引脚,请将一个上拉电阻连接到 INT 引脚。这些上拉电阻的典型值为 10kΩ。可以结合总线电容来优化电阻选择,以平衡系统速度、功率、抗噪性和其他要求。

GUID-8A92C38B-6F6A-4E63-8CE1-9CB040C6890B-low.svg图 8-1 典型应用原理图

电源相关建议 部分介绍了电源和接地注意事项。

尽管 SDA 和 SCL 引脚电路中集成了峰值抑制功能,但应使用适当的布局实践来尽量减少进入通信线路的耦合量。一个可能引入噪声的来源是两条通信线路之间的电容耦合信号边沿。另一个可能引入噪声的来源是系统中存在的其他开关噪声源,尤其对于长通信线路而言。在嘈杂的环境中,将通信线路屏蔽可降低有害噪声耦合进入数字 I/O 线路而被错误解释的可能性。