ZHCSWO5 May   2024 PCM1809

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议工作条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求:TDM、I2S 或 LJ 接口
    7. 5.7 开关特性:TDM、I2S 或 LJ 接口
    8. 5.8 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 硬件控制
      2. 6.3.2 音频串行接口
        1. 6.3.2.1 时分多路复用 (TDM) 音频接口
        2. 6.3.2.2 IC 间音频 (I2S) 接口
      3. 6.3.3 锁相环 (PLL) 和时钟生成
      4. 6.3.4 输入通道配置
      5. 6.3.5 基准电压
      6. 6.3.6 信号链处理
        1. 6.3.6.1 数字高通滤波器
        2. 6.3.6.2 可配置数字抽取滤波器
          1. 6.3.6.2.1 线性相位滤波器
            1. 6.3.6.2.1.1 采样速率:8 kHz 或 7.35 kHz
            2. 6.3.6.2.1.2 采样速率:16 kHz 或 14.7 kHz
            3. 6.3.6.2.1.3 采样速率:24 kHz 或 22.05 kHz
            4. 6.3.6.2.1.4 采样速率:32 kHz 或 29.4 kHz
            5. 6.3.6.2.1.5 采样速率:48 kHz 或 44.1 kHz
            6. 6.3.6.2.1.6 采样速率:96 kHz 或 88.2 kHz
            7. 6.3.6.2.1.7 采样速率:192 kHz 或 176.4 kHz
          2. 6.3.6.2.2 低延迟滤波器
            1. 6.3.6.2.2.1 采样速率:16 kHz 或 14.7 kHz
            2. 6.3.6.2.2.2 采样速率:24 kHz 或 22.05 kHz
            3. 6.3.6.2.2.3 采样速率:32 kHz 或 29.4 kHz
            4. 6.3.6.2.2.4 采样速率:48 kHz 或 44.1 kHz
            5. 6.3.6.2.2.5 采样速率:96 kHz 或 88.2 kHz
    4. 6.4 器件功能模式
      1. 6.4.1 工作模式
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 设计要求
      2. 7.2.2 详细设计过程
  9. 电源相关建议
  10. 布局
    1. 9.1 布局指南
    2. 9.2 布局示例
  11. 10器件和文档支持
    1. 10.1 接收文档更新通知
    2. 10.2 支持资源
    3. 10.3 商标
    4. 10.4 静电放电警告
    5. 10.5 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

锁相环 (PLL) 和时钟生成

该器件使用集成的低抖动锁相环 (PLL) 来生成 ADC 调制器和数字滤波器引擎以及其他控制块所需的内部时钟。

在目标工作模式下,该器件支持(FSYNC 信号频率的)各种输出数据采样速率和 BCLK 与 FSYNC 之比,以便在内部配置所有时钟分频器(包括 PLL 配置),而无需主机编程。表 6-3表 6-4 列出了支持的 FSYNC 和 BCLK 频率。

表 6-3 支持的 FSYNC(48kHz 的倍数或约数)和 BCLK 频率
BCLK 与 FSYNC 之比BCLK (MHz)
FSYNC
(8kHz)
FSYNC
(16kHz)
FSYNC
(24kHz)
FSYNC
(32kHz)
FSYNC
(48kHz)
FSYNC
(96kHz)
FSYNC
(192kHz)
16保留0.2560.3840.5120.7681.5363.072
24保留0.3840.5760.7681.1522.3044.608
320.2560.5120.7681.0241.5363.0726.144
480.3840.7681.1521.5362.3044.6089.216
640.5121.0241.5362.0483.0726.14412.288
960.7681.5362.3043.0724.6089.21618.432
1281.0242.0483.0724.0966.14412.28824.576
1921.5363.0724.6086.1449.21618.432保留
2562.0484.0966.1448.19212.28824.576保留
3843.0726.1449.21612.28818.432保留保留
5124.0968.19212.28816.38424.576保留保留
表 6-4 支持的 FSYNC(44.1kHz 的倍数或约数)和 BCLK 频率
BCLK 与 FSYNC 之比BCLK (MHz)
FSYNC
(7.35kHz)
FSYNC
(14.7kHz)
FSYNC
(22.05kHz)
FSYNC
(29.4kHz)
FSYNC
(44.1kHz)
FSYNC
(88.2kHz)
FSYNC
(176.4kHz)
16保留保留0.35280.47040.70561.41122.8224
24保留0.35280.52920.70561.05842.11684.2336
32保留0.47040.70560.94081.41122.82245.6448
480.35280.70561.05841.41122.11684.23368.4672
640.47040.94081.41121.88162.82245.644811.2896
960.70561.41122.11682.82244.23368.467216.9344
1280.94081.88162.82243.76325.644811.289622.5792
1921.41122.82244.23365.64488.467216.9344保留
2561.88163.76325.64487.526411.289622.5792保留
3842.82245.64488.467211.289616.9344保留保留
5123.76327.526411.289615.052822.5792保留保留

在控制器工作模式下,器件使用 MD1 引脚(作为系统时钟,MCLK)作为参考输入时钟源,并且支持使用 MD0 引脚配置的 256 × fS 或 512 × fS 的系统时钟频率选项。在控制器工作模式下支持 44.1kHz 和 48kHz 的 fS 速率。表 6-5 展示了使用 MD0 引脚的控制器模式的系统时钟选择。

表 6-5 控制器模式的系统时钟选择
MD0系统时钟选择(仅对控制器模式有效)
低电平频率为 256 × fS 的系统时钟连接至 MD1 引脚,作为 MCLK
高电平频率为 512 × fS 的系统时钟连接至 MD1 引脚,作为 MCLK

有关目标工作模式下的 MD0 和 MD1 引脚功能,请参阅表 6-7