ZHCSU62 December 2023 PCM3140-Q1
ADVANCE INFORMATION
该寄存器是 PDM 时钟生成配置寄存器。
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
保留 | PDMCLK_DIV[1:0] | ||||||
R/W-10h | R/W-0h |
位 | 字段 | 类型 | 复位 | 说明 |
---|---|---|---|---|
7-3 | 保留 | R/W | 10h | 保留 |
1-0 | PDMCLK_DIV[1:0] | R/W | 0h | PDMCLK 分频器值。 0d = PDMCLK 为 2.8224MHz 或 3.072MHz 1d = PDMCLK 为 1.4112MHz 或 1.536MHz 2d = PDMCLK 为 705.6kHz 或 768kHz 3d = PDMCLK 为 5.6448MHz 或 6.144MHz |