ZHCSUA8 December 2023 PCM5140-Q1
ADVANCE INFORMATION
参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | ||
---|---|---|---|---|---|---|---|
ADC 配置 | |||||||
交流输入阻抗 | 输入引脚 INxP 或 INxM,2.5kΩ 输入阻抗选择 | 2.5 | kΩ, | ||||
输入引脚 INxP 或 INxM,10kΩ 输入阻抗选择 | 10 | ||||||
输入引脚 INxP 或 INxM,20kΩ 输入阻抗选择 | 20 | ||||||
通道增益范围 | 可编程范围,步长为 1dB | 0 | 42 | dB | |||
线路/麦克风输入录音的 ADC 性能:AVDD 3.3V 运行电压 | |||||||
差分输入满量程交流信号电压 | 交流耦合输入 | 2 | VRMS | ||||
单端输入满量程交流信号电压 | 交流耦合输入 | 1 | VRMS | ||||
SNR | 信噪比,A 加权(1)(2) | 选择 IN1 差分输入且交流信号对地短路,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),2.5kΩ 输入阻抗选择 | 112 | 119 | dB | ||
选择 IN1 差分输入且交流信号对地短路,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),10kΩ 输入阻抗选择 | 116 | ||||||
选择 IN1 差分输入且交流信号对地短路,禁用 DRE,10kΩ 输入阻抗选择,0dB 通道增益 | 102 | 107 | |||||
选择 IN1 差分输入且交流信号对地短路,禁用 DRE,10kΩ 输入阻抗选择,12dB 通道增益 | 102 | ||||||
DR | 动态范围,A 加权(2) | 选择 IN1 差分输入和 –60dB 满量程交流信号输入,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),2.5kΩ 输入阻抗选择 | 120 | dB | |||
选择 IN1 差分输入和 –60dB 满量程交流信号输入,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),10kΩ 输入阻抗选择 | 117 | ||||||
选择 IN1 差分输入和 –60dB 满量程交流信号输入,禁用 DRE,10kΩ 输入阻抗选择,0dB 通道增益 | 108 | ||||||
选择 IN1 差分输入和 –72dB 满量程交流信号输入,禁用 DRE,10kΩ 输入阻抗选择,12dB 通道增益 | 103 | ||||||
THD+N | 总谐波失真(2)(3) | 选择 IN1 差分输入和 –1dB 满量程交流信号输入,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),2.5kΩ 输入阻抗选择 | –98 | -80 | dB | ||
选择 IN1 差分输入和 –1dB 满量程交流信号输入,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),10kΩ 输入阻抗选择 | –98 | ||||||
选择 IN1 差分输入和 –1dB 满量程交流信号输入,禁用 DRE,10kΩ 输入阻抗选择,0dB 通道增益 | –98 | ||||||
选择 IN1 差分输入和 –13dB 满量程交流信号输入,禁用 DRE,10kΩ 输入阻抗选择,12dB 通道增益 | –95 | ||||||
线路/麦克风输入录音的 ADC 性能:AVDD 1.8V 运行电压 | |||||||
差分输入满量程交流信号电压 | 交流耦合输入 | 1 | VRMS | ||||
单端输入满量程交流信号电压 | 交流耦合输入 | 0.5 | VRMS | ||||
SNR | 信噪比,A 加权(1)(2) | 选择 IN1 差分输入且交流信号对地短路,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),2.5kΩ 输入阻抗选择 | 112 | dB | |||
选择 IN1 差分输入且交流信号对地短路,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),10kΩ 输入阻抗选择 | 110 | ||||||
选择 IN1 差分输入且交流信号对地短路,禁用 DRE,10kΩ 输入阻抗选择,0dB 通道增益 | 100 | ||||||
DR | 动态范围,A 加权(2) | 选择 IN1 差分输入和 –60dB 满量程交流信号输入,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),2.5kΩ 输入阻抗选择 | 113 | dB | |||
选择 IN1 差分输入和 –60dB 满量程交流信号输入,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),10kΩ 输入阻抗选择 | 111 | ||||||
选择 IN1 差分输入和 –60dB 满量程交流信号输入,禁用 DRE,0dB 通道增益 | 101 | ||||||
THD+N | 总谐波失真(2)(3) | 选择 IN1 差分输入和 –2dB 满量程交流信号输入,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),2.5kΩ 输入阻抗选择 | –90 | dB | |||
选择 IN1 差分输入和 –2dB 满量程交流信号输入,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),10kΩ 输入阻抗选择 | –90 | ||||||
选择 IN1 差分输入和 –2dB 满量程交流信号输入,禁用 DRE,10kΩ 输入阻抗选择,0dB 通道增益 | –90 | ||||||
ADC 其他参数 | |||||||
数字音量控制范围 | 可编程 0.5dB 阶跃 | –100 | 27 | dB | |||
输出数据采样速率 | 可编程 | 7.35 | 768 | kHz | |||
输出数据样本字长 | 可编程 | 16 | 32 | 位 | |||
数字高通滤波器截止频率 | 具有可编程系数的一阶 IIR 滤波器,–3dB 点(默认设置) | 12 | Hz | ||||
通道间隔离 | –1dB 满量程交流信号输入至非测量通道 | -124 | dB | ||||
通道间增益不匹配 | –6dB 满量程交流信号输入和 0dB 通道增益 | 0.1 | dB | ||||
增益漂移 | 0dB 通道增益,在 15°C 至 35°C 的温度范围 | -4.4 | ppm/°C | ||||
通道间相位不匹配 | 1kHz 正弦信号 | 0.02 | 度 | ||||
相位漂移 | 1kHz 正弦信号,在 15°C 至 35°C 的温度范围内 | 0.0005 | 度/°C | ||||
PSRR | 电源抑制比 | 100mVPP,AVDD 上 1kHz 正弦信号,选择差分输入,0dB 通道增益 | 102 | dB | |||
CMRR | 共模抑制比 | 选择差分麦克风输入,0dB 通道增益,100mVPP、两个引脚上都为 1kHz 信号并在输出端测量电平 | 60 | dB | |||
麦克风偏置 | |||||||
MICBIAS 噪声 | BW = 20Hz 至 20kHz,A 加权,MICBIAS 和 AVSS 之间具有 1μF 电容器 | 1.6 | µVRMS | ||||
MICBIAS 电压 | MICBIAS 编程为 VREF,VREF 编程为 2.75V、2.5V 或 1.375V | VREF | V | ||||
MICBIAS 编程为 VREF × 1.096,VREF 编程为 2.75V、2.5V 或 1.375V | VREF × 1.096 | ||||||
通过 20mA 负载旁路至 AVDD | AVDD – 0.2 | ||||||
MICBIAS 电流驱动 | MICBIAS 电压 ≥ 2.5V | 20 | mA | ||||
MICBIAS 电压 < 2.5V | 10 | ||||||
MICBIAS 负载调节 | MICBIAS 编程为 VREF 或 VREF× 1.096,最高在最大负载下测量 | 0 | 0.6 | 1.8 | % | ||
MICBIAS 过流保护阈值 | 30 | mA | |||||
数字 I/O | |||||||
VIL(SHDNZ) | 低电平数字输入逻辑电压阈值 | SHDNZ 引脚 | –0.3 | 0.25 × IOVDD | V | ||
VIH(SHDNZ) | 高电平数字输入逻辑电压阈值 | SHDNZ 引脚 | 0.75 × IOVDD | IOVDD + 0.3 | V | ||
VIL | 低电平数字输入逻辑电压阈值 | 除 INxP_GPIx、SDA 和 SCL 以外的所有数字引脚,IOVDD 1.8V 运行电压 | –0.3 | 0.35 × IOVDD | V | ||
除 INxP_GPIx、SDA 和 SCL 以外的所有数字引脚,IOVDD 3.3V 运行电压 | –0.3 | 0.8 | |||||
VIH | 高电平数字输入逻辑电压阈值 | 除 INxP_GPIx、SDA 和 SCL 以外的所有数字引脚,IOVDD 1.8V 运行电压 | 0.65 × IOVDD | IOVDD + 0.3 | V | ||
除 INxP_GPIx、SDA 和 SCL 以外的所有数字引脚,IOVDD 3.3V 运行电压 | 2 | IOVDD + 0.3 | |||||
VOL | 低电平数字输出电压 | 除 INxM_GPOx、SDA 和 SCL 以外的所有数字引脚,IOL = –2mA,IOVDD 1.8V 运行电压 | 0.45 | V | |||
除 INxM_GPOx、SDA 和 SCL 以外的所有数字引脚,IOL = –2mA,IOVDD 3.3V 运行电压 | 0.4 | ||||||
VOH | 高电平数字输出电压 | 除 INxM_GPOx、SDA 和 SCL 以外的所有数字引脚,IOH = 2mA,IOVDD 1.8V 运行电压 | IOVDD – 0.45 | V | |||
除 INxM_GPOx、SDA 和 SCL 以外的所有数字引脚,IOH = 2mA,IOVDD 3.3V 运行电压 | 2.4 | ||||||
VIL(I2C) | 低电平数字输入逻辑电压阈值 | SDA 和 SCL | -0.5 | 0.3 x IOVDD | V | ||
VIH(I2C) | 高电平数字输入逻辑电压阈值 | SDA 和 SCL | 0.7 x IOVDD | IOVDD + 0.5 | V | ||
VOL1(I2C) | 低电平数字输出电压 | SDA,IOL(I2C) = –3mA,IOVDD > 2V | 0.4 | V | |||
VOL2(I2C) | 低电平数字输出电压 | SDA,IOL(I2C) = –2mA,IOVDD ≤ 2V | 0.2 x IOVDD | V | |||
IOL(I2C) | 低电平数字输出电流 | SDA,VOL(I2C) = 0.4V,标准模式或快速模式 | 3 | mA | |||
SDA,VOL(I2C) = 0.4V,快速模式增强版 | 20 | ||||||
IIH | 数字输入的输入逻辑高电平泄漏电流 | 除 INxP_GPIx 引脚以外的所有数字引脚,输入 = IOVDD | -5 | 0.1 | 5 | µA | |
IIL | 数字输入的输入逻辑低电平泄漏电流 | 除 INxP_GPIx 引脚以外的所有数字引脚,输入 = 0V | -5 | 0.1 | 5 | µA | |
VIL(GPIx) | 低电平数字输入逻辑电压阈值 | 所有 INxP_GPIx 数字引脚,AVDD 1.8V 运行电压 | –0.3 | 0.35 × AVDD | V | ||
所有 INxP_GPIx 数字引脚,AVDD 3.3V 运行电压 | –0.3 | 0.8 | |||||
VIH(GPIx) | 高电平数字输入逻辑电压阈值 | 所有 INxP_GPIx 数字引脚,AVDD 1.8V 运行电压 | 0.65 × AVDD | AVDD + 0.3 | V | ||
所有 INxP_GPIx 数字引脚,AVDD 3.3V 运行电压 | 2 | AVDD + 0.3 | |||||
VOL(GPOx) | 低电平数字输出电压 | 所有 INxM_GPOx 数字引脚,IOL = –2mA,AVDD 1.8V 运行电压 | 0.45 | V | |||
所有 INxM_GPOx 数字引脚,IOL = –2mA,AVDD 3.3V 运行电压 | 0.4 | ||||||
VOH(GPOx) | 高电平数字输出电压 | 所有 INxM_GPOx 数字引脚,IOH = 2mA,AVDD 1.8V 运行电压 | AVDD – 0.45 | V | |||
所有 INxM_GPOx 数字引脚,IOH = 2mA,AVDD 3.3V 运行电压 | 2.4 | ||||||
IIH(GPIx) | 数字输入的输入逻辑高电平泄漏电流 | 所有 INxP_GPIx 数字引脚,输入 = AVDD | -5 | 0.1 | 5 | µA | |
IIL(GPIx) | 数字输入的输入逻辑高电平泄漏电流 | 所有 INxP_GPIx 数字引脚,输入 = 0V | -5 | 0.1 | 5 | µA | |
CIN | 数字输入的输入电容 | 所有数字引脚 | 5 | pF | |||
RPD | 置位时数字 I/O 引脚的下拉电阻 | 20 | kΩ | ||||
典型电源电流消耗 | |||||||
IAVDD | 硬件关断模式下的电流消耗 | SHDNZ = 0,AVDD = 3.3V,内部 AREG | 0.5 | µA | |||
IAVDD | SHDNZ = 0,AVDD = 1.8V,外部 AREG 电源(AREG 短接至 AVDD) | 0.5 | |||||
IIOVDD | SHDNZ = 0,所有外部时钟均停止,IOVDD = 3.3V | 0.1 | |||||
IIOVDD | SHDNZ = 0,所有外部时钟均停止,IOVDD = 1.8V | 0.1 | |||||
IAVDD | 睡眠模式(软件关断模式)下的电流消耗 | 所有外部时钟均停止,AVDD = 3.3V,内部 AREG | 5 | µA | |||
IAVDD | 所有外部时钟均停止,AVDD = 1.8V,外部 AREG 电源(AREG 短接至 AVDD) | 5 | |||||
IIOVDD | 所有外部时钟均停止,IOVDD = 3.3V | 0.1 | |||||
IIOVDD | 所有外部时钟均停止,IOVDD = 1.8V | 0.1 | |||||
IAVDD | ADC 2 通道在 fS 48kHz、PLL 关闭、BCLK = 512 ×fS 且 DRE 禁用时的电流消耗 | AVDD = 3.3V,内部 AREG | 11.3 | mA | |||
IAVDD | AVDD = 1.8V,外部 AREG 电源(AREG 短接至 AVDD) | 10.7 | |||||
IIOVDD | IOVDD = 3.3V | 0.1 | |||||
IIOVDD | IOVDD = 1.8V | 0.05 | |||||
IAVDD | ADC 4 通道在 fS 16kHz、PLL 开启、BCLK = 256 ×fS 且禁用 DRE 时的电流消耗 | AVDD = 3.3V,内部 AREG | 19.7 | mA | |||
IAVDD | AVDD = 1.8V,外部 AREG 电源(AREG 短接至 AVDD) | 18.6 | |||||
IIOVDD | IOVDD = 3.3V | 0.05 | |||||
IIOVDD | IOVDD = 1.8V | 0.02 | |||||
IAVDD | ADC 4 通道在 fS 48kHz、PLL 开启、BCLK = 256 ×fS 且禁用 DRE 时的电流消耗 | AVDD = 3.3V,内部 AREG | 21.3 | mA | |||
IAVDD | AVDD = 1.8V,外部 AREG 电源(AREG 短接至 AVDD) | 20.2 | |||||
IIOVDD | IOVDD = 3.3V | 0.1 | |||||
IIOVDD | IOVDD = 1.8V | 0.05 | |||||
IAVDD | ADC 4 通道在 fS 48kHz、PLL 开启、BCLK = 256 ×fS 且启用 DRE 时的电流消耗 | AVDD = 3.3V,内部 AREG | 23.6 | mA | |||
IAVDD | AVDD = 1.8V,外部 AREG 电源(AREG 短接至 AVDD) | 22.3 | |||||
IIOVDD | IOVDD = 3.3V | 0.1 | |||||
IIOVDD | IOVDD = 1.8V | 0.05 |