ZHCSUA9 December 2023 PCM6140-Q1
ADVANCE INFORMATION
PCM6140-Q1 还可以支持更高的输入共模容差,代价是噪声性能降级几分贝。该器件支持三种具有不同共模容差的不同模式,可以使用 CH1_INP_CM_TOL_CFG[1:0] (P0_R58_D[7:6]) 寄存器位对进行配置。表 7-10 列出了录音通道输入阻抗的配置寄存器设置。
P0_R58_D[7:6]:CH1_INP_CM_TOL_CFG[1:0] | 通道 1 输入共模容差 |
---|---|
00(默认值) | 通道 1 输入共模容差:交流耦合输入 = 100mVPP,直流耦合输入 = 2.82VPP。 |
01 | 通道 1 输入共模容差:交流/直流耦合输入 = 1VPP。 |
10(高 CMRR 模式) | 通道 1 输入共模容差:交流/直流耦合输入 = 0AVDD(仅在输入阻抗为 10kΩ 和 20kΩ 时才支持)。对于 2.5kΩ 的输入阻抗,输入共模公差为 0.4V 至 2.6V。 |
11 | 保留(不使用此设置) |
同样,输入通道 2、3 和 4 的共模容差设置可以分别使用 CH2_INP_CM_TOL_CFG[1:0] (P0_R58_D[5:4])、CH3_INP_CM_TOL_CFG[1:0] (P0_R58_D[3:2]) 和 CH4_INP_CM_TOL_CFG[1:0] (P0_R58_D[1:0]) 寄存器位配置。有关更多详细信息,请参阅 TLV320ADCx120 器件的输入共模容差和高 CMRR 模式 应用报告。