ZHCSFZ7C February 2017 – February 2023 PGA460-Q1
PRODUCTION DATA
参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | |
---|---|---|---|---|---|---|
VIH_DIGIO | 数字输入高电平 | RX 和 SCLK 引脚;VIOREG=VIOREG_33/VIOREG_50 | 0.7∗VIOREG | V | ||
VIL_DIGIO | 数字输入低电平 | RX 和 SCLK 引脚;VIOREG=VIOREG_33/VIOREG_50 | 0.3∗VIOREG | V | ||
VHYS_DIGIO | 数字输入迟滞 | RX 和 SCLK 引脚 | 100 | mV | ||
VOH_DIGIO | 数字输出高电平 | DECPL 和 TX 引脚;IDECPL/ITX = –2mA;VIOREG=VIOREG_33/VIOREG_50 | VIOREG – 0.2 | V | ||
VOL_DIGIO | 数字输出低电平 | DECPL 和 TX 引脚;IDECPL/ITX = 2mA | 0.2 | V | ||
RPU_DIGIO_RX | IOREG 的数字输入上拉电阻 | RX 引脚 | 90 | 100 | 160 | kΩ |
RPU_DIGIO_SCLK | 数字输入下拉电阻 | SCLK 引脚 | 80 | 100 | 130 | kΩ |