ZHCSFZ7C February 2017 – February 2023 PGA460-Q1
PRODUCTION DATA
PGA460-Q1 器件使用多个内部稳压器作为内部电路的电源。模拟稳压器 (AVDD) 需要 100nF 的外部电容器。电源块生成精密电压基准、电流偏置和内部时钟。为实现其数字功能,一个额外的稳压器 (IOREG) 为 USART 引脚(RXD、TXD 和 SCLK)、DECPL 引脚和 TEST 引脚生成电源电压。AVDD 和 IOREG 稳压器并不用于支持任何外部负载。建议将外部电容器尽可能靠近相关引脚(AVDD 和 IOREG)放置。当向 VPWR 引脚施加电压时,PGA460-Q1 器件开始上电。当所有稳压器电源处于稳压状态且内部时钟运行时,释放内部上电复位 (POR)。在低功耗模式下,IOREG 稳压器上电,而另一个稳压器关断以节省电量。