ZHCSAU2G September   2012  – June 2018 SN65DSI84

PRODUCTION DATA.  

  1. 特性
  2. 应用
  3. 说明
    1.     典型应用
  4. 修订历史记录
  5. Pin Configuration and Functions
    1.     Pin Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 EDS Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Switching Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Clock Configurations and Multipliers
      2. 7.3.2 ULPS
      3. 7.3.3 LVDS Pattern Generation
    4. 7.4 Device Functional Modes
      1. 7.4.1 Reset Implementation
      2. 7.4.2 Initialization Sequence
      3. 7.4.3 LVDS Output Formats
      4. 7.4.4 DSI Lane Merging
      5. 7.4.5 DSI Pixel Stream Packets
      6. 7.4.6 DSI Video Transmission Specifications
      7. 7.4.7 Operating Modes
    5. 7.5 Programming
      1. 7.5.1 Local I2C Interface Overview
    6. 7.6 Register Maps
      1. 7.6.1 Control and Status Registers Overview
  8. Application and Implementation
    1. 8.1 Application Information
      1. 8.1.1 Video Stop and Restart Sequence
      2. 8.1.2 Reverse LVDS Pin Order Option
      3. 8.1.3 IRQ Usage
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
        1. 8.2.2.1 Example Script
      3. 8.2.3 Application Curve
  9. Power Supply Recommendations
    1. 9.1 VCC Power Supply
    2. 9.2 VCORE Power Supply
  10. 10Layout
    1. 10.1 Layout Guidelines
      1. 10.1.1 Package Specific
      2. 10.1.2 Differential Pairs
      3. 10.1.3 Ground
    2. 10.2 Layout Example
  11. 11器件和文档支持
    1. 11.1 接收文档更新通知
    2. 11.2 社区资源
    3. 11.3 商标
    4. 11.4 静电放电警告
    5. 11.5 术语表
  12. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

SN65DSI84 DSI 至 FlatLink™ 桥 采用了 单通道 MIPI® D-PHY 接收器前端配置,此配置在每个通道上具有 4 条信道,每条信道的运行速率为 1Gbps;最大输入带宽为 4Gbps。此桥解码 MIPI® DSI 18bpp RGB666 和 24bpp RGB888 数据包并将已格式化的视频数据流转换为一个运行在频率范围介于 25MHz 至 154MHz 之间的像素时钟上的 FlatLink™ 兼容 LVDS 输出,从而提供一个单链路 LVDS,每条链路具有 4 条数据信道。

SN65DSI84 非常适合于每秒 60 帧的 WUXGA 1920 x 1200 应用,每像素比特位高达 24。该器件实现了部分线路缓冲以适应 DSI 与 LVDS 接口间的数据流不匹配的情况。

SN65DSI84 采用符合工业标准的接口技术设计,能够与多种微处理器兼容,并具有多种电源管理 特性 ,包括低摆幅 LVDS 输出和 MIPI® 定义的超低功耗状态 (ULPS) 支持。

SN65DSI84 采用小外形尺寸的 5x5mm BGA 封装(焊球间距为 0.5mm),工作温度范围为 -40ºC 至 85ºC。

器件信息(1)

器件编号 封装 封装尺寸(标称值)
SN65DSI84 BGA MICROSTAR JUNIOR (64) 5.00mm × 5.00mm
  1. 如需了解所有可用封装,请参阅米6体育平台手机版_好二三四说明书末尾的可订购米6体育平台手机版_好二三四附录。

典型应用

SN65DSI84 typ_app_sllsec2.gif