ZHCSBQ4B September   2013  – September 2014 SN65LVDS822

PRODUCTION DATA.  

  1. 特性
  2. 应用范围
  3. 说明
  4. 修订历史记录
  5. 说明(继续)
  6. Pin Configuration and Functions
  7. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 Handling Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information
    5. 7.5 DC Electrical Characteristics
    6. 7.6 Power Supply Characteristics
    7. 7.7 Switching Characteristics
    8. 7.8 Typical Characteristics
  8. Parameter Measurement Information
    1. 8.1 Test Patterns
  9. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
      1. 9.3.1 Unused LVDS Data Lanes
      2. 9.3.2 Tying CMOS Inputs With Resistors
    4. 9.4 Device Functional Modes
      1. 9.4.1 Active Modes
        1. 9.4.1.1 4-Lanes 7-Bit Mode
        2. 9.4.1.2 2-Lanes 14-Bit Mode
      2. 9.4.2 Low-Power Modes
        1. 9.4.2.1 Standby Mode
        2. 9.4.2.2 Shutdown Mode
  10. 10Application and Implementation
    1. 10.1 Application Information
      1. 10.1.1 Color Bit Mapping
    2. 10.2 Typical Application
      1. 10.2.1 Design Requirements
      2. 10.2.2 Detailed Design Procedure
        1. 10.2.2.1 Power Supply
        2. 10.2.2.2 CMOS Output Bus Connector
        3. 10.2.2.3 Power-Up Sequence
      3. 10.2.3 Application Curve
  11. 11Power Supply Recommendations
    1. 11.1 Decoupling Capacitor Recommendations
  12. 12Layout
    1. 12.1 Layout Guidelines
    2. 12.2 Layout Example
  13. 13器件和文档支持
    1. 13.1 商标
    2. 13.2 静电放电警告
    3. 13.3 术语表
  14. 14机械封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

1 特性

  • 4:27 LVDS 到 CMOS 解串器
  • 对于 160 × 120 至 1024 × 600 范围内的分辨率,像素时钟范围为 4MHz 至 54MHz
  • 具有 14x 采样的特殊 2:27 模式允许只使用 2 条数据信道
  • 具有 3 路可选 CMOS 转换率的极低电磁干扰 (EMI)
  • 支持单个 3.3V 电源;VDDIO 允许 1.8V 至 3.3V 电压范围,可提供灵活的面板支持
  • 时钟输出为上升或下降边沿
  • 针对灵活印刷电路板 (PCB) 布局布线的总线交换特性
  • 集成型可切换输入端接
  • 所有输入引脚是故障安全的;±3kV 人体模型 (HBM) 静电放电 (ESD) 保护
  • 7mm x 7mm 48 引脚超薄四方扁平无引线 (VQFN),0.5mm 间距
  • 与 TIA/EIA-644-A 发送器兼容

2 应用范围

  • 打印机
  • 具有一个 LCD 的装置
  • 数码照相机

3 说明

SN65LVDS822 是一种高级 Flatlink™ 低压差分信号 (LVDS) 接收器,采用现代化 CMOS 工艺。 该器件具有几个独特的功能,其中包括 3 个可选 CMOS 输出转换率,1.8V 至 3.3V 的 CMOS 输出电压支持,一个引脚分配交换选项,集成差分端接(可配置),一个自动低功耗模式和 4:27 和 2:27 解串化模式。 它与诸如 SN75LVDS83B、SN65LVDS93A 的 TI FlatLink™ 发送器以及符合 TIA/EIA 644-A 标准的标准工业用 LVDS 发送器兼容。

SN65LVDS822 特有一个自动低功耗待机模式,当 LVDS 时钟被禁用时激活。 此器件在将低压施加到引脚 SHTDN# 上时进入一个平均低功耗关断模式。

SN65LVDS822 采用 48 引脚 7mm x 7mm 塑料四方扁平无引线 (QFN) 封装,封装的焊球间距为 0.5mm,并且可在 –40°C 至 85°C 的工业环境温度范围内使用。

器件信息(1)

部件号 封装 封装尺寸(标称值)
SN65LVDS822 VQFN (48) 7.00mm x 7.00mm
  1. 如需了解所有可用封装,请见数据表末尾的可订购米6体育平台手机版_好二三四附录。
printers2_llsee8.gif