ZHCSTT8A November   2023  – March 2024 SN74AC573-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 计时特性
    7. 5.7 开关特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 平衡 CMOS 三态输出
      2. 6.3.2 锁存逻辑
      3. 6.3.3 标准 CMOS 输入
      4. 6.3.4 钳位二极管结构
    4. 6.4 器件功能模式
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
    3. 7.3 设计要求
      1. 7.3.1 电源注意事项
      2. 7.3.2 输入注意事项
      3. 7.3.3 输出注意事项
    4. 7.4 详细设计过程
    5. 7.5 应用曲线
    6. 7.6 电源相关建议
    7. 7.7 布局
      1. 7.7.1 布局指南
      2. 7.7.2 布局示例
  9. 器件和文档支持
    1. 8.1 文档支持
      1. 8.1.1 相关文档
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • RKS|20
  • PW|20
散热焊盘机械数据 (封装 | 引脚)
订购信息

计时特性

在自然通风条件下的建议运行温度范围内测得(除非另有说明)
参数 说明 条件 VCC TA = 25°C -40°C 至 85°C -40°C 至 125°C 单位
最小值 最大值 最小值 最大值 最小值 最大值
fclock 时钟频率 1.5V 15 11 10 MHz
tW 脉冲持续时间 LE 高电平 1.5V 44 44 50 ns
tW 脉冲持续时间 CLK 高电平或低电平 1.5V 44 44 50 ns
tW 脉冲持续时间 CLR 低电平 1.5V 35 55 63 ns
tSU 设置时间 LE↓ 之前的数据 1.5V 2 2 2 ns
tSU 设置时间 CLR 处于无效状态 1.5V 2 2 2 ns
tSU 设置时间 CLK↑ 之前的数据 1.5V 2 2 2 ns
tH 保持时间 CLK↑ 之后的数据 1.5V 2 2 2 ns
tH 保持时间 LE↓ 之后的数据 1.5V 15 33 38 ns
fclock 时钟频率 1.8V 55 45 44 MHz
tW 脉冲持续时间 LE 高电平 1.8V 7.2 11.4 ns
tW 脉冲持续时间 CLK 高电平或低电平 1.8V 8.6 12.6 ns
tW 脉冲持续时间 CLR 低电平 1.8V 6.5 10.9 ns
tSU 设置时间 LE↓ 之前的数据 1.8V 5.1 5.6 ns
tSU 设置时间 CLR 处于无效状态 1.8V 5.3 5.4 ns
tSU 设置时间 CLK↑ 之前的数据 1.8V 8.3 9.5 ns
tH 保持时间 CLK↑ 之后的数据 1.8V 2 2 ns
tH 保持时间 LE↓ 之后的数据 1.8V 2 2 ns
fclock 时钟频率 2.5V 90 78 65 MHz
tW 脉冲持续时间 LE 高电平 2.5V 6 6 ns
tW 脉冲持续时间 CLK 高电平或低电平 2.5V 7.3 7.3 ns
tW 脉冲持续时间 CLR 低电平 2.5V 6 6 ns
tSU 设置时间 LE↓ 之前的数据 2.5V 2.4 2.8 ns
tSU 设置时间 CLR 处于无效状态 2.5V 2.5 2.8 ns
tSU 设置时间 CLK↑ 之前的数据 2.5V 3.9 7.5 ns
tH 保持时间 CLK↑ 之后的数据 2.5V 1 1 ns
tH 保持时间 LE↓ 之后的数据 2.5V 2 2.3 ns
fclock 时钟频率 3.3V 101 89 75 MHz
tW 脉冲持续时间 LE 高电平 3.3V 5.5 4.9 5.6 ns
tW 脉冲持续时间 CLK 高电平或低电平 3.3V 5 4.9 5.6 ns
tW 脉冲持续时间 CLR 低电平 3.3V 6.1 7 ns
tSU 设置时间 LE↓ 之前的数据 3.3V 3.5 2 2 ns
tSU 设置时间 CLR 处于无效状态 3.3V 2 2 ns
tSU 设置时间 CLK↑ 之前的数据 3.3V 2.5 2 2 ns
tH 保持时间 CLK↑ 之后的数据 3.3V 1 1 1 ns
tH 保持时间 LE↓ 之后的数据 3.3V 2 2 4.2 ns
fclock 时钟频率 5V 150 143 125 MHz
tW 脉冲持续时间 LE 高电平 5V 4 3.5 4 ns
tW 脉冲持续时间 CLK 高电平或低电平 5V 3.5 3.5 4 ns
tW 脉冲持续时间 CLR 低电平 5V 4.4 5 ns
tSU 设置时间 LE↓ 之前的数据 5V 3 2 2 ns
tSU 设置时间 CLR 处于无效状态 5V 2 2 ns
tSU 设置时间 CLK↑ 之前的数据 5V 1.5 2 2 ns
tH 保持时间 CLK↑ 之后的数据 5V 1 1.5 2 ns
tH 保持时间 LE↓ 之后的数据 5V 1 1 1 ns