ZHCSWN6 June   2024 SN74ACT138-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 开关特性
    7. 5.7 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 平衡 CMOS 推挽式输出
      2. 7.3.2 TTL 兼容型 CMOS 输入
      3. 7.3.3 可润湿侧翼
      4. 7.3.4 钳位二极管结构
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
        1. 8.2.1.1 电源注意事项
        2. 8.2.1.2 输入注意事项
        3. 8.2.1.3 输出注意事项
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • PW|16
  • BQB|16
散热焊盘机械数据 (封装 | 引脚)
订购信息

TTL 兼容型 CMOS 输入

此器件包括 TTL 兼容型 CMOS 输入。这些输入专门设计为通过降低的输入电压阈值与 TTL 逻辑器件连接。

TTL 兼容型 CMOS 输入为高阻抗,通常建模为与输入电容并联的电阻器,如电气特性 中所示。最坏情况下的电阻是根据绝对最大额定值 中给出的最大输入电压和电气特性 中给出的最大输入漏电流,使用欧姆定律 (R = V ÷ I) 计算得出的。

TTL 兼容型 CMOS 输入要求输入信号在有效逻辑状态之间快速转换,如建议的工作条件 表中的输入转换时间或速率所定义。不符合此规范将导致功耗过大并可能导致振荡。有关更多详细信息,请参阅 CMOS 输入缓慢变化或悬空的影响 应用报告。

在运行期间,任何时候都不要让 TTL 兼容型 CMOS 输入悬空。未使用的输入必须在 VCC 或 GND 端接。如果系统不会一直主动驱动输入,可以添加上拉或下拉电阻器,以在这些时间段提供有效的输入电压。电阻值将取决于多种因素;但建议使用 10kΩ 电阻器,这通常可以满足所有要求。