ZHCSVE2 March   2024 SN74ACT245-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 开关特性
    7. 5.7 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 平衡 CMOS 三态输出
      2. 7.3.2 TTL 兼容型 CMOS 输入
      3. 7.3.3 可润湿侧翼
      4. 7.3.4 钳位二极管结构
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
    3. 8.3 设计要求
      1. 8.3.1 电源注意事项
      2. 8.3.2 输入注意事项
      3. 8.3.3 输出注意事项
    4. 8.4 详细设计过程
    5. 8.5 应用曲线
    6. 8.6 电源相关建议
    7. 8.7 布局
      1. 8.7.1 布局指南
      2. 8.7.2 布局示例
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

参数测量信息

对于下表中列出的示例,波形之间的相位关系是任意选择的。所有输入脉冲均由具有以下特性的发生器提供:PRR ≤ 1MHz,ZO = 50Ω,tt < 2.5ns,Vt = 1.5V

输出单独测量,每次测量一个输入转换。

测试 S1 S2 RL CL ΔV VLOAD
tPLH、tPHL 断开 断开 500Ω 50pF
tPLZ、tPZL 闭合 断开 500Ω 50pF 0.3V 2×VCC
tPHZ,tPZH 断开 闭合 500Ω 50pF 0.3V

GUID-20240311-SS0I-K3SW-BR7L-QGDFB1ZHDLRD-low.svg
(1) CL 包括探头和测试夹具电容。
图 6-1 三态输出的负载电路
GUID-20231208-SS0I-DPWG-FJZT-HXPZHLQWXZ20-low.svg
(1) tPZL 和 tPZH 之间的较大者与 ten 相同。
(2) tPLZ 和 tPHZ 之间的较大者与 tdis 相同。
图 6-3 电压波形传播延迟
GUID-20231208-SS0I-9KMJ-7GCC-1QTL4JVKRSVB-low.svg
(1) tPLH 和 tPHL 之间的较大者与 tpd 相同。
图 6-2 电压波形传播延迟
GUID-20200713-CA0I-ZTM5-PTJB-WD0LZ8VNG7PG-low.gif
(1) tr 和 tf 之间的较大值与 tt 相同。
图 6-4 电压波形,输入和输出转换时间