ZHCSWR6M December   1995  – July 2024 SN74AHC139

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 说明
  4. 引脚配置和功能
  5. 规格
    1. 4.1 绝对最大额定值
    2. 4.2 ESD 等级
    3. 4.3 建议运行条件
    4. 4.4 热性能信息
    5. 4.5 电气特性
    6. 4.6 开关特性,VCC = 3.3V ± 0.3V
    7. 4.7 开关特性,VCC = 5V ± 0.5V
    8. 4.8 工作特性
  6. 参数测量信息
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 平衡 CMOS 三态输出
      2. 6.3.2 标准 CMOS 输入
    4. 6.4 器件功能模式
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 设计要求
        1. 7.2.1.1 电源注意事项
        2. 7.2.1.2 输入注意事项
        3. 7.2.1.3 输出注意事项
      2. 7.2.2 详细设计过程
      3. 7.2.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 文档支持
      1. 8.1.1 相关文档
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • DB|16
  • PW|16
  • NS|16
  • N|16
  • RGY|16
  • D|16
  • DGV|16
散热焊盘机械数据 (封装 | 引脚)
订购信息

概述

SN74AHC139 是一款高速硅栅 CMOS 解码器,非常适合内存地址解码或数据路由应用。它包含两个 2 线至 4 线解码器。

SN74AHC139 的每个通道都有两个地址选择输入(A1 和 A0)。该电路用作普通的四选一解码器。

每个通道都具有一个选通输入 (G),可简化级联并方便多路信号分离。当通道的输入选通有效时,该通道的输出强制进入高电平状态。

多路信号分离功能的实现方法是:首先使用选择输入来选择所需的输出,然后使用选通输入作为数据输入。

SN74AHC139 的输出通常为高电平,被选择后为低电平。