ZHCSWR6M December   1995  – July 2024 SN74AHC139

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 说明
  4. 引脚配置和功能
  5. 规格
    1. 4.1 绝对最大额定值
    2. 4.2 ESD 等级
    3. 4.3 建议运行条件
    4. 4.4 热性能信息
    5. 4.5 电气特性
    6. 4.6 开关特性,VCC = 3.3V ± 0.3V
    7. 4.7 开关特性,VCC = 5V ± 0.5V
    8. 4.8 工作特性
  6. 参数测量信息
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 平衡 CMOS 三态输出
      2. 6.3.2 标准 CMOS 输入
    4. 6.4 器件功能模式
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 设计要求
        1. 7.2.1.1 电源注意事项
        2. 7.2.1.2 输入注意事项
        3. 7.2.1.3 输出注意事项
      2. 7.2.2 详细设计过程
      3. 7.2.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 文档支持
      1. 8.1.1 相关文档
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • DB|16
  • PW|16
  • NS|16
  • N|16
  • RGY|16
  • D|16
  • DGV|16
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

SN74AHC139 是旨在于 2V 至 5.5V VCC 下运行的双通道 2 线至 4 线解码器/多路信号分离器。这些器件设计用于需要极短传播延迟时间的高性能存储器解码或数据路由应用。在高性能存储器系统中,可使用此类解码器来尽可能地减小系统解码的影响。与使用高速使能电路的高速存储器一同使用时,这些解码器的延迟时间和存储器的使能时间通常小于存储器的典型存取时间。这意味着解码器引起的有效系统延迟可以忽略不计。

封装信息
器件型号 封装(1) 封装尺寸(2) 本体尺寸(3)
SN74AHC139 D(SOIC,16) 9.90mm × 6mm 9.90mm × 3.90mm
DB(SSOP,16) 6.20mm × 7.8mm 6.20mm × 5.30mm
N(PDIP,16) 19.31mm × 9.4mm 19.31mm × 6.35mm
NS(SOP,16) 5mm × 6.4mm 5mm × 4.4mm
PW(TSSOP,16) 5.00mm × 6.4mm 5.00mm × 4.40mm
DGV(TVSOP,16) 3.6mm × 6.4mm 3.6mm × 4.4mm
RGY(VQFN,16) 4mm × 3.5mm 4mm × 3.5mm
有关更多信息,请参阅节 10
封装尺寸(长 × 宽)为标称值,并包括引脚(如适用)
本体尺寸(长 × 宽)为标称值,不包括引脚。
SN74AHC139 逻辑图,每个逻辑门(正逻辑)
所示引脚编号用于 D、DB、DGV、J、N、NS、PW、RGY 和 W 封装。
逻辑图,每个逻辑门(正逻辑)