ZHCSVZ5L May   1996  – July 2024 SN54AHC157 , SN74AHC157

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 说明
  4. 引脚配置和功能
  5. 规格
    1. 4.1  绝对最大额定值
    2. 4.2  ESD 额定值
    3. 4.3  建议运行条件
    4. 4.4  热性能信息
    5. 4.5  电气特性
    6. 4.6  开关特性,VCC = 3.3V ± 0.3V
    7. 4.7  开关特性,VCC = 5V ± 0.5V
    8. 4.8  噪声特性
    9. 4.9  工作特性
    10. 4.10 典型特性
  6. 参数测量信息
  7. 详细说明
    1. 6.1 功能方框图
    2. 6.2 器件功能模式
  8. 应用和实施
    1. 7.1 电源相关建议
    2. 7.2 布局
      1. 7.2.1 布局指南
      2. 7.2.2 布局示例
  9. 器件和文档支持
    1. 8.1 文档支持(模拟)
      1. 8.1.1 相关链接
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • PW|16
  • DB|16
  • NS|16
  • N|16
  • RGY|16
  • D|16
  • DGV|16
散热焊盘机械数据 (封装 | 引脚)
订购信息

布局指南

当使用多位逻辑器件时,输入不应悬空。在许多情况下,数字逻辑器件的功能或部分功能未被使用。举两个例子:仅使用三输入与门的 2 个输入;仅使用四缓冲器门中的 3 个门。此类输入引脚不应悬空,因为外部连接处的未定义电压会导致未定义的操作状态。“布局图”指定了在所有情况下都必须遵守的规则。数字逻辑器件的所有未使用输入必须连接至一个高或低偏置以防止悬空。应为任何特定未使用输入应用的逻辑电平取决于器件的功能。通常,它们将连接到 GND 或 VCC,具体取决于哪种更合理或更方便。使输出悬空是可以接受的,除非该器件是收发器。如果该收发器有一个输出使能引脚,它会在置为有效时禁用该器件的输出部分。这不会禁用 I/O 的输入部分,因此输入在禁用后也无法悬空。