ZHCSSX9A August 2023 – January 2024 SN74AHCT1G14-Q1
PRODUCTION DATA
此器件包括 TTL 兼容型 CMOS 输入。这些输入专门设计为通过降低的输入电压阈值与 TTL 逻辑器件连接。
TTL 兼容型 CMOS 输入为高阻抗,通常建模为与输入电容并联的电阻器,如电气特性 中所示。最坏情况下的电阻是根据绝对最大额定值 中给出的最大输入电压和电气特性 中给出的最大输入漏电流,使用欧姆定律 (R = V ÷ I) 计算得出的。
TTL 兼容型 CMOS 输入要求输入信号在有效逻辑状态之间快速转换,如建议的工作条件 表中的输入转换时间或速率所定义。不符合此规范将导致功耗过大并可能导致振荡。有关更多详细信息,请参阅 CMOS 输入缓慢变化或悬空的影响 应用报告。
在运行期间,任何时候都不要让 TTL 兼容型 CMOS 输入悬空。未使用的输入必须在 VCC 或 GND 端接。如果系统不会一直主动驱动输入,可以添加上拉或下拉电阻器,以在这些时间段提供有效的输入电压。电阻值将取决于多种因素;但建议使用 10kΩ 电阻器,这通常可以满足所有要求。