ZHCSV94 March   2024 SN74AHCT594-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 计时特性
    7.     13
    8. 5.7 开关特性
    9. 5.8 噪声特性
    10. 5.9 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 平衡 CMOS 推挽式输出
      2. 7.3.2 锁存逻辑
      3. 7.3.3 TTL 兼容型 CMOS 输入
      4. 7.3.4 可润湿侧翼
      5. 7.3.5 钳位二极管结构
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
    3. 8.3 设计要求
      1. 8.3.1 电源注意事项
      2. 8.3.2 输入注意事项
      3. 8.3.3 输出注意事项
    4. 8.4 详细设计过程
    5. 8.5 应用曲线
    6. 8.6 电源相关建议
    7. 8.7 布局
      1. 8.7.1 布局指南
      2. 8.7.2 布局示例
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

概述

SN74AHCT594-Q1 是一款 8 位移位寄存器,可对 8 位 D 类存储寄存器进行馈送。移位寄存器时钟 (SRCLK) 和存储寄存器时钟 (RCLK) 均为正边沿触发。如果将两个时钟连接在一起,则移位寄存器始终比存储寄存器早一个时钟脉冲。

内部移位寄存器有一个低电平有效异步清零输入 (SRCLR),可强制所有寄存器进入低电平状态。

输出寄存器有一个低电平有效异步清零输入 (RCLR),可强制所有寄存器进入低电平状态。

QH' 输出提供了与内部移位寄存器最后一级的直接连接。此信号可馈送到另一个移位寄存器器件作为串行数据输入,以创建移位寄存器的级联。