ZHCSLY3B August   2020  – December 2021 SN74HCS164

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
    1.     4
      1.      5
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Timing Characteristics
    7. 6.7 Switching Characteristics
    8. 6.8 Operating Characteristics
    9. 6.9 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 Balanced CMOS Push-Pull Outputs
      2. 8.3.2 CMOS Schmitt-Trigger Inputs
      3. 8.3.3 Clamp Diode Structure
    4. 8.4 Device Functional Modes
  9. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
        1. 9.2.1.1 Power Considerations
        2. 9.2.1.2 Input Considerations
        3. 9.2.1.3 Output Considerations
      2. 9.2.2 Detailed Design Procedure
      3. 9.2.3 Application Curve
  10. 10Power Supply Recommendations
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
  12. 12Device and Documentation Support
    1. 12.1 Documentation Support
      1. 12.1.1 Related Documentation
    2. 12.2 接收文档更新通知
    3. 12.3 支持资源
    4. 12.4 Trademarks
    5. 12.5 Electrostatic Discharge Caution
    6. 12.6 术语表
  13. 13Mechanical, Packaging, and Orderable Information

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

SN74HCS164 器件包含一个具有与门门控串行输入和异步清除 (CLR) 输入的 8 位移位寄存器。门控串行(A 和 B)输入允许完全控制输入数据;任一输入端的低电平抑制输入新数据,并在下一个时钟 (CLK) 脉冲将第一个触发器复位为低电平。高电平输入启用另一个输入,然后确定第一个触发器的状态。如果满足最短设置时间要求,则可以在 CLK 为高电平或低电平时更改串行输入上的数据。在 CLK 由低电平到高电平转换时会进行计时。所有输入均包括施密特触发,因此消除了由边沿变化缓慢或高噪声输入信号导致的任何错误数据输出。