ZHCSJY7E April 2019 – December 2021 SN74HCS74-Q1
PRODUCTION DATA
该器件包含两个独立的 D 型正缘触发触发器。所有输入均包括施密特触发,可实现慢速或高噪声输入信号。将预设 (PRE) 输入设为低电平,会输出高电平。将清零 (CLR) 输入设为低电平,会重新输出低电平。预设和清零功能是异步的,并且不依赖于其他输入的电平。当 PRE 和 CLR 处于非活动状态(高电平)时,数据 (D) 输入处满足设置时间要求的数据将传输到时钟 (CLK) 脉冲正向缘上的输出(Q,Q)处。时钟触发在一定电压电平下发生,并且不与输入 (CLK) 信号的上升时间直接相关。经过保持时间间隔后,可以更改数据 (D) 输入处的数据而不影响输出(Q,Q)处的电平。
器件型号 | 封装(1) | 封装尺寸(标称值) |
---|---|---|
SN74HCS74PW-Q1 | TSSOP (14) | 5.00mm × 4.40mm |
SN74HCS74D-Q1 | SOIC (14) | 8.70mm × 3.90mm |
SN74HCS74BQA-Q1 | WQFN (14) | 3.00mm × 2.50mm |
SN74HCS74DYY-Q1 | SOT-23-THIN (14) | 2.00 mm x 4.20 mm |