ZHCSBS7D November   2013  – May 2024 SN74LV1T32

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 相关米6体育平台手机版_好二三四
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 开关特性
    7. 6.7 工作特性
    8. 6.8 典型特性
  8. 参数测量信息
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 钳位二极管结构
      2. 8.3.2 平衡 CMOS 推挽式输出
      3. 8.3.3 LVxT 增强输入电压
      4. 8.3.4 降压转换
      5. 8.3.5 升压转换
    4. 8.4 器件功能模式
  10. 应用和实施
    1. 9.1 电源相关建议
    2. 9.2 布局
      1. 9.2.1 布局指南
      2. 9.2.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持(模拟)
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

LVxT 增强输入电压

SN74LV1T32 属于 TI 的 LVxT 逻辑器件系列,具有集成电压电平转换功能。该系列器件的设计具有更低的输入电压阈值,支持升压转换;其输入可承受高达 5.5 V 电平的信号,支持降压转换。输出电压将始终以电源电压 (VCC) 为基准,如电气特性 表中所述。为了正常运行,输入信号必须保持在或低于指定的 VIH(MIN) 电平才能获得高电平输入状态,保持在或低于指定的 VIL(MAX) 电平才能获得低电平输入状态。图 8-2 展示了 LVxT 系列器件的典型 VIH 和 VIL 电平,以及标准 CMOS 器件的电压电平用于比较。

输入为高阻抗,通常建模为与输入电容并联的电阻器,如电气特性 中所示。最坏情况下的电阻是使用绝对最大额定值 中给出的最大输入电压和电气特性 中给出的最大输入漏电流,根据欧姆定律 (R = V ÷ I) 计算得出的。

输入要求输入信号在有效逻辑状态之间快速转换,如建议运行条件 表中的输入转换时间或速率所定义。不符合此规范将导致功耗过大并可能导致振荡。有关更多详细信息,请参阅 CMOS 输入缓慢或悬空的影响 应用报告。

在运行期间,任何时候都不要让输入悬空。未使用的输入必须在 VCC 或 GND 端接。如果系统不会一直主动驱动输入,则可以添加上拉或下拉电阻器,以在这些时间段提供有效的输入电压。电阻值将取决于多种因素;但建议使用 10kΩ 电阻器,这通常可以满足所有要求。

SN74LV1T32 LVxT 输入电压电平图 8-2 LVxT 输入电压电平