ZHCSVJ7 March   2024 SN74LV8T164

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序特性
    7. 5.7 开关特性
    8. 5.8 噪声特性
    9. 5.9 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 平衡 CMOS 推挽式输出
      2. 7.3.2 具有已知上电状态的锁存逻辑
      3. 7.3.3 LVxT 增强输入电压
      4. 7.3.4 钳位二极管结构
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
        1. 8.2.1.1 电源注意事项
        2. 8.2.1.2 输入注意事项
        3. 8.2.1.3 输出注意事项
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

概述

SN74LV8T164 是一款 8 位移位寄存器,具有 2 个通过与门连接的串行输入(A 和 B)以及一个异步清零 (CLR) 输入。该器件需要 A 和 B 上的高电平信号来将输入数据线路设置为高电平;任一输入上的低电平信号都会将输入数据线路设置为低电平。如果满足最短设置时间要求,则可以在 CLK 为高电平或低电平时更改 A 和 B 上的数据。

SN74LV8T164 的 CLK 引脚为上升沿触发,在从低电平到高电平转换时激活。在上升沿触发时,器件会将 (A ● B) 输入数据线的结果存储在第一个寄存器中,并将每个寄存器的数据传播到下一个寄存器。最后一个寄存器 QH 的数据将在每个时钟触发时丢弃。对 CLR 引脚施加低电平信号后,SN74LV8T164 会立即将所有寄存器设置为逻辑低电平值。