ZHCSVJ4 March   2024 SN74LV8T595-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序特性
    7. 5.7 开关特性
    8. 5.8 噪声特性
    9. 5.9 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 平衡 CMOS 推挽式输出
      2. 7.3.2 平衡 CMOS 三态输出
      3. 7.3.3 具有已知上电状态的锁存逻辑
      4. 7.3.4 LVxT 增强输入电压
      5. 7.3.5 可润湿侧翼
      6. 7.3.6 钳位二极管结构
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
        1. 8.2.1.1 电源注意事项
        2. 8.2.1.2 输入注意事项
        3. 8.2.1.3 输出注意事项
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

时序特性

在自然通风条件下的建议运行温度范围内测得(除非另有说明)
参数 说明 条件 VCC TA = 25°C -40°C 至 125°C 单位
最小值 最大值 最小值 最大值
tH 保持时间 SER 在 SRCLK↑ 之后 1.8V 0 0 ns
tSU 设置时间 SER 在 SRCLK↑ 之前 1.8V 7.9 9.8 ns
tSU 设置时间 SRCLK↑ 在 RCLK↑ 之前 1.8V 8.1 10.1 ns
tSU 设置时间 SRCLR 在 SRCLK↑ 之前为高电平(无效) 1.8V 2.2 3 ns
tSU 设置时间 SRCLR 在 RCLK↑ 之前为低电平 1.8V 8.9 11.2 ns
tW 脉冲持续时间 RCLK 或 SRCLK 为高电平或低电平 1.8V 5.9 7 ns
tW 脉冲持续时间 SRCLR 为低电平 1.8V 6.5 8.3 ns
tH 保持时间 SER 在 SRCLK↑ 之后 2.5V 0 0 ns
tSU 设置时间 SER 在 SRCLK↑ 之前 2.5V 4.6 5.9 ns
tSU 设置时间 SRCLK↑ 在 RCLK↑ 之前 2.5V 3.9 5.3 ns
tSU 设置时间 SRCLR 在 SRCLK↑ 之前为高电平(无效) 2.5V 1.1 1.7 ns
tSU 设置时间 SRCLR 在 RCLK↑ 之前为低电平 2.5V 5.1 6.6 ns
tW 脉冲持续时间 RCLK 或 SRCLK 为高电平或低电平 2.5V 4.3 4.3 ns
tW 脉冲持续时间 SRCLR 为低电平 2.5V 4.3 5.2 ns
tH 保持时间 SER 在 SRCLK↑ 之后 3.3V 0 0 ns
tSU 设置时间 SER 在 SRCLK↑ 之前 3.3V 3.2 4 ns
tSU 设置时间 SRCLK↑ 在 RCLK↑ 之前 3.3V 2.5 3.2 ns
tSU 设置时间 SRCLR 在 SRCLK↑ 之前为高电平(无效) 3.3V 0.7 1 ns
tSU 设置时间 SRCLR 在 RCLK↑ 之前为低电平 3.3V 3.6 4.5 ns
tW 脉冲持续时间 RCLK 或 SRCLK 为高电平或低电平 3.3V 4.3 4.3 ns
tW 脉冲持续时间 SRCLR 为低电平 3.3V 4.3 4.3 ns
tH 保持时间 SER 在 SRCLK↑ 之后 5V 0 0 ns
tSU 设置时间 SER 在 SRCLK↑ 之前 5V 1.3 1.8 ns
tSU 设置时间 SRCLK↑ 在 RCLK↑ 之前 5V 1.6 2.1 ns
tSU 设置时间 SRCLR 在 SRCLK↑ 之前为高电平(无效) 5V 0.5 0.7 ns
tSU 设置时间 SRCLR 在 RCLK↑ 之前为低电平 5V 1.6 2.1 ns
tW 脉冲持续时间 RCLK 或 SRCLK 为高电平或低电平 5V 4.3 4.3 ns
tW 脉冲持续时间 SRCLR 为低电平 5V 4.3 4.3 ns