ZHCSWK7 June   2024 SN74LVC2G101-Q1

PRODMIX  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序特性
    7. 5.7 开关特性
    8. 5.8 噪声特性
    9. 5.9 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 平衡 CMOS 推挽式输出
      2. 7.3.2 CMOS 施密特触发输入
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
        1. 8.2.1.1 电源注意事项
        2. 8.2.1.2 输入注意事项
        3. 8.2.1.3 输出注意事项
      2. 8.2.2 详细设计过程
      3. 8.2.3 参考资料
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • PW|16
  • BQB|16
散热焊盘机械数据 (封装 | 引脚)
订购信息

引脚配置和功能

SN74LVC2G101-Q1  BQB 封装,16 引脚 WQFN(顶视图)图 4-1 BQB 封装,16 引脚 WQFN(顶视图)
SN74LVC2G101-Q1  PW 封装,16 引脚 TSSOP(预发布)(顶视图)图 4-2 PW 封装,16 引脚 TSSOP(预发布)(顶视图)
表 4-1 引脚功能
引脚 类型(1) 说明
名称 编号
CLR1 1 I 通道 1,清零,低电平有效
CLKA1 2 I 通道 1,时钟输入 A
CLKB1 3 I 通道 1,时钟输入 B
CLKC1 4 I 通道 1,时钟输入 C
CLKD1 5 I 通道 1,时钟输入 D
Q1 6 O 通道 1,非反相输出
D1 7 I 通道 1,数据输入
GND 8 G 接地
D2 9 I 通道 2,数据输入
Q2 10 O 通道 2,非反相输出
CLKD2 11 I 通道 2,时钟输入 D
CLKC2 12 I 通道 2,时钟输入 C
CLKB2 13 I 通道 2,时钟输入 B
CLKA2 14 I 通道 2,时钟输入 A
CLR2 15 I 通道 2,清零,低电平有效
VCC 16 P 正电源
散热焊盘(2) 散热焊盘可连接到 GND 或悬空。请勿连接到任何其他信号或电源。
I = 输入,O = 输出,I/O = 输入或输出,G = 地,P = 电源。
仅限 BQB 封装