ZHCSWK7 June 2024 SN74LVC2G101-Q1
PRODMIX
请参考 PDF 数据表获取器件具体的封装图。
参数 | 说明 | 条件 | VCC | -40°C 至 125°C | 单位 | |
---|---|---|---|---|---|---|
最小值 | 最大值 | |||||
fclock | 时钟频率 | 1.2V ± 0.1V | 10 | MHz | ||
1.5V ± 0.15V | 40 | |||||
fclock | 时钟频率 | 1.8V ± 0.15V | 70 | MHz | ||
2.5V ± 0.2V | 150 | |||||
3.3V ± 0.3V | 160 | |||||
tW | 脉冲持续时间 | CLR 为低电平 | 1.2V ± 0.1V | 4.3 | ns | |
1.5V ± 0.15V | 1.6 | |||||
CLK | 1.2V ± 0.1V | 7 | ||||
1.5V ± 0.15V | 2.8 | |||||
tW | 脉冲持续时间 | CLR 为低电平 | 1.8V ± 0.15V | 4.1 | ns | |
2.5V ± 0.2V | 3.3 | |||||
3.3V ± 0.3V | 3.3 | |||||
CLK | 1.8V ± 0.15V | 4.1 | ||||
2.5V ± 0.2V | 3.3 | |||||
3.3V ± 0.3V | 3.3 | |||||
tSU | CLK↑ 前的建立时间 | 相对于 CLKx 引脚的 D 输入引脚 | 1.2V ± 0.1V | 3.9 | ns | |
1.5V ± 0.15V | 2.5 | |||||
CLR 无效 | 1.2V ± 0.1V | 11.6 | ||||
1.5V ± 0.15V | 8.8 | |||||
tSU | CLK↑ 前的建立时间 | 相对于 CLKx 引脚的 D 输入引脚 | 1.8V ± 0.15V | 3.6 | ns | |
2.5V ± 0.2V | 2.3 | |||||
3.3V ± 0.3V | 2.3 | |||||
CLR 无效 | 1.8V ± 0.15V | 4.3 | ||||
2.5V ± 0.2V | 2.5 | |||||
3.3V ± 0.3V | 2.3 | |||||
tCLKA_SU | CLKx 输入之间的建立时间 | 相对于 CLKB、CLKC 和 CLKD 引脚的 CLKA 输入引脚 | 1.2V ± 0.1V | 21 | ns | |
tCLKA_SU | CLKx 输入之间的建立时间 | 相对于 CLKB、CLKC 和 CLKD 引脚的 CLKA 输入引脚 | 1.5V ± 0.15V | 9.7 | ns | |
tCLKA_SU | CLKx 输入之间的建立时间 | 相对于 CLKB、CLKC 和 CLKD 引脚的 CLKA 输入引脚 | 1.8V ± 0.15V | 21 | ns | |
tCLKA_SU | CLKx 输入之间的建立时间 | 相对于 CLKB、CLKC 和 CLKD 引脚的 CLKA 输入引脚 | 2.5V ± 0.2V | 9.8 | ns | |
tCLKA_SU | CLKx 输入之间的建立时间 | 相对于 CLKB、CLKC 和 CLKD 引脚的 CLKA 输入引脚 | 3.3V ± 0.3V | 21 | ns | |
tCLKB_SU | CLKx 输入之间的建立时间 | 相对于 CLKA、CLKC 和 CLKD 引脚的 CLKB 输入引脚 | 1.2V ± 0.1V | 9.8 | ns | |
tCLKB_SU | CLKx 输入之间的建立时间 | 相对于 CLKA、CLKC 和 CLKD 引脚的 CLKB 输入引脚 | 1.5V ± 0.15V | 15 | ns | |
tCLKB_SU | CLKx 输入之间的建立时间 | 相对于 CLKA、CLKC 和 CLKD 引脚的 CLKB 输入引脚 | 1.8V ± 0.15V | 7.8 | ns | |
tCLKB_SU | CLKx 输入之间的建立时间 | 相对于 CLKA、CLKC 和 CLKD 引脚的 CLKB 输入引脚 | 2.5V ± 0.2V | 7 | ns | |
tCLKB_SU | CLKx 输入之间的建立时间 | 相对于 CLKA、CLKC 和 CLKD 引脚的 CLKB 输入引脚 | 3.3V ± 0.3V | 5.1 | ns | |
tCLKC_SU | CLKx 输入之间的建立时间 | 相对于 CLKA、CLKB 和 CLKD 引脚的 CLKC 输入引脚 | 1.2V ± 0.1V | 5.1 | ns | |
tCLKC_SU | CLKx 输入之间的建立时间 | 相对于 CLKA、CLKB 和 CLKD 引脚的 CLKC 输入引脚 | 1.5V ± 0.15V | 7 | ns | |
tCLKC_SU | CLKx 输入之间的建立时间 | 相对于 CLKA、CLKB 和 CLKD 引脚的 CLKC 输入引脚 | 1.8V ± 0.15V | 5 | ns | |
tCLKC_SU | CLKx 输入之间的建立时间 | 相对于 CLKA、CLKB 和 CLKD 引脚的 CLKC 输入引脚 | 2.5V ± 0.2V | 5 | ns | |
tCLKC_SU | CLKx 输入之间的建立时间 | 相对于 CLKA、CLKB 和 CLKD 引脚的 CLKC 输入引脚 | 3.3V ± 0.3V | 7 | ns | |
tCLKD_SU | CLKx 输入之间的建立时间 | 相对于 CLKA、CLKB 和 CLKC 引脚的 CLKD 输入引脚 | 1.2V ± 0.1V | 5 | ns | |
tCLKD_SU | CLKx 输入之间的建立时间 | 相对于 CLKA、CLKB 和 CLKC 引脚的 CLKD 输入引脚 | 1.5V ± 0.15V | 5 | ns | |
tCLKD_SU | CLKx 输入之间的建立时间 | 相对于 CLKA、CLKB 和 CLKC 引脚的 CLKD 输入引脚 | 1.8V ± 0.15V | 5.4 | ns | |
tCLKD_SU | CLKx 输入之间的建立时间 | 相对于 CLKA、CLKB 和 CLKC 引脚的 CLKD 输入引脚 | 2.5V ± 0.2V | 3.9 | ns | |
tCLKD_SU | CLKx 输入之间的建立时间 | 相对于 CLKA、CLKB 和 CLKC 引脚的 CLKD 输入引脚 | 3.3V ± 0.3V | 3.9 | ns | |
tH | 保持时间,CLK↑ 后的数据 | 相对于 CLKx 引脚的 D 输入引脚 | 1.2V ± 0.1V | 10 | ns | |
1.5V ± 0.15V | 4 | |||||
tH | 保持时间,CLK↑ 后的数据 | 相对于 CLKx 引脚的 D 输入引脚 | 1.8V ± 0.15V | 2.8 | ns | |
2.5V ± 0.2V | 2.3 | |||||
3.3V ± 0.3V | 2.3 |