ZHCSWK6 June   2024 SN74LVC2G101

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序特性
    7. 5.7 开关特性
    8. 5.8 噪声特性
    9. 5.9 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 平衡 CMOS 推挽式输出
      2. 7.3.2 CMOS 施密特触发输入
      3. 7.3.3 锁存逻辑
      4. 7.3.4 局部断电 (Ioff)
      5. 7.3.5 钳位二极管结构
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
        1. 8.2.1.1 电源注意事项
        2. 8.2.1.2 输入注意事项
        3. 8.2.1.3 输出注意事项
      2. 8.2.2 详细设计过程
      3. 8.2.3 参考资料
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • BQB|16
  • PW|16
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

SN74LVC2G101 包含两个独立的 D 型触发器。每个通道都有数据 (D)、清零 (CLR) 和时钟(CLKA、CLKB、CLKC、CLKD)输入以及非反相输出 (Q)。时钟输入可配置用于各种应用,允许配置为 2 输入与门、或门、与非门、或非门、异或门、异或非门以及 1 输入反相或同相工作模式。所有输入均包括施密特触发架构。

封装信息
器件型号(1) 封装 封装尺寸(2) 本体尺寸(标称值)(3)
SN74LVC2G101 BQB(WQFN,16) 3.5mm × 2.5mm 3.5mm × 2.5mm
PW(TSSOP,16)(4) 5mm × 6.4mm 5mm × 4.4mm
有关更多信息,请参阅节 11
封装尺寸(长 × 宽)为标称值,并包括引脚(如适用)
本体尺寸(长 × 宽)为标称值,不包括引脚。
预发布封装。
SN74LVC2G101 功能图功能图