ZHCSWK6 June   2024 SN74LVC2G101

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序特性
    7. 5.7 开关特性
    8. 5.8 噪声特性
    9. 5.9 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 平衡 CMOS 推挽式输出
      2. 7.3.2 CMOS 施密特触发输入
      3. 7.3.3 锁存逻辑
      4. 7.3.4 局部断电 (Ioff)
      5. 7.3.5 钳位二极管结构
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
        1. 8.2.1.1 电源注意事项
        2. 8.2.1.2 输入注意事项
        3. 8.2.1.3 输出注意事项
      2. 8.2.2 详细设计过程
      3. 8.2.3 参考资料
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • BQB|16
  • PW|16
散热焊盘机械数据 (封装 | 引脚)
订购信息

输入注意事项

输入信号必须超过 Vt-(min) 才能被视为逻辑低电平,超过 Vt+(max) 才能被视为逻辑高电平。不要超过绝对最大额定值 中的最大输入电压范围。

未使用的输入必须端接至 VCC 或地。如果输入完全不使用,则可以直接端接未使用的输入,如果有时要使用输入,但并非始终使用,则可以使用上拉或下拉电阻器连接输入。上拉电阻用于默认高电平状态,下拉电阻用于默认低电平状态。控制器的驱动电流、进入 SN74LVC2G101 的漏电流(如电气特性 中所规定)以及所需输入转换率会限制电阻大小。由于这些因素,通常使用 10kΩ 的电阻值。

SN74LVC2G101 由于具有施密特触发输入,因而没有输入信号转换速率要求。

具有施密特触发输入的另一个优势是能够抑制噪声。振幅足够大的噪声仍然会导致问题。要了解过大噪声的具体值,请参考电气特性 中的 ΔVT(min)。此迟滞值将提供峰峰值限制。

与标准 CMOS 输入不同,施密特触发输入可以保持在任何有效值,而不会导致功耗大幅增加。将输入保持在 VCC 或地以外的值所导致的典型附加电流绘制在典型特性 中。

有关此器件输入的更多信息,请参阅特性说明 部分。