ZHCSSA0 june   2023 SN75LVPE3410

PRODUCTION DATA  

  1.   1
  2. 1特性
  3. 2应用
  4. 3说明
  5. 4修订历史记录
  6. 5引脚配置和功能
  7. 6规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 直流电气特性
    6. 6.6 高速电气特性
    7. 6.7 SMBus/I2C 时序特性
    8. 6.8 典型特性
  8. 7详细说明
    1. 7.1 概述
    2. 7.2 功能模块图
    3. 7.3 特性说明
      1. 7.3.1 线性均衡
      2. 7.3.2 直流增益
      3. 7.3.3 接收器检测状态机
    4. 7.4 器件功能模式
      1. 7.4.1 工作 PCIe 模式
      2. 7.4.2 工作缓冲模式
      3. 7.4.3 待机模式
    5. 7.5 编程
      1. 7.5.1 控制和配置接口
        1. 7.5.1.1 引脚模式
          1. 7.5.1.1.1 四电平控制输入
        2. 7.5.1.2 SMBus/I2C 寄存器控制接口
  9. 8应用和实现
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 PCIe x4 通道配置
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
        3. 8.2.1.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 9器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11.   机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

详细设计过程

在 PCIe 第 3.0 代应用中,该规范要求进行 Rx-Tx 链路训练,以分别建立和优化 8Gbps 的信号调节设置。在链路训练中,Rx 伙伴向 Tx 伙伴请求一系列 FIR – 预冲和去加重系数(10 个预设)。Rx 伙伴包括 7 级(6dB 至 12dB)CTLE,后跟单抽头 DFE。链路训练将通过根复合体和端点之间的均衡链路对信号进行预调节。

请注意,PCIe 第 1.0 代 (2.5Gbps) 或 PCIe 第 2.0 代 (5.0Gbps) 应用中没有链路训练。SN75LVPE3410 位于 Tx 和 Rx 之间。它通过均衡功能增强衰减信号来帮助延长 PCB 布线可达距离,从而使用户能够更轻松地通过下游 Rx 恢复信号。

为了在第 3.0 代链路中运行,SN75LVPE3410 发送输出设计为将 Tx 预设信号传递到 PCIe 第 3.0 代链路的 Rx 上,以便训练和优化均衡设置。SN75LVPE3410 的建议设置为 VOD = 0dB 且直流增益 = 0dB。应根据通道损耗调整 EQ 设置,以优化 Rx 伙伴中的眼图张开度。表 7-1 中提供了可用的 EQ 增益设置。

Rx 中的 Tx 均衡预设或 CTLE 和 DFE 系数也可进行调节,以进一步改善眼图张开度。

图 8-3 展示了 SN75LVPE3410 典型连接原理图的示例。

GUID-20230531-SS0I-VZBX-N65G-Q2LTLDLFLZBB-low.svg图 8-3 SN75LVPE3410 典型连接原理图