ZHCSSA0 june 2023 SN75LVPE3410
PRODUCTION DATA
在 PCIe 第 3.0 代应用中,该规范要求进行 Rx-Tx 链路训练,以分别建立和优化 8Gbps 的信号调节设置。在链路训练中,Rx 伙伴向 Tx 伙伴请求一系列 FIR – 预冲和去加重系数(10 个预设)。Rx 伙伴包括 7 级(6dB 至 12dB)CTLE,后跟单抽头 DFE。链路训练将通过根复合体和端点之间的均衡链路对信号进行预调节。
请注意,PCIe 第 1.0 代 (2.5Gbps) 或 PCIe 第 2.0 代 (5.0Gbps) 应用中没有链路训练。SN75LVPE3410 位于 Tx 和 Rx 之间。它通过均衡功能增强衰减信号来帮助延长 PCB 布线可达距离,从而使用户能够更轻松地通过下游 Rx 恢复信号。
为了在第 3.0 代链路中运行,SN75LVPE3410 发送输出设计为将 Tx 预设信号传递到 PCIe 第 3.0 代链路的 Rx 上,以便训练和优化均衡设置。SN75LVPE3410 的建议设置为 VOD = 0dB 且直流增益 = 0dB。应根据通道损耗调整 EQ 设置,以优化 Rx 伙伴中的眼图张开度。表 7-1 中提供了可用的 EQ 增益设置。
Rx 中的 Tx 均衡预设或 CTLE 和 DFE 系数也可进行调节,以进一步改善眼图张开度。
图 8-3 展示了 SN75LVPE3410 典型连接原理图的示例。