ZHCSXB7 November   2024 TAA3020

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性
    6. 5.6  时序要求:I2C 接口
    7. 5.7  开关特性:I2C 接口
    8. 5.8  时序要求:TDM、I2S 或 LJ 接口
    9. 5.9  开关特性:TDM、I2S 或 LJ 接口
    10. 5.10 时序要求:PDM 数字麦克风接口
    11. 5.11 开关特性:PDM 数字麦克风接口
    12. 5.12 时序图
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1  串行接口
        1. 6.3.1.1 控制串行接口
        2. 6.3.1.2 音频串行接口
          1. 6.3.1.2.1 时分多路复用 (TDM) 音频接口
          2. 6.3.1.2.2 IC 间音频 (I2S) 接口
          3. 6.3.1.2.3 左对齐 (LJ) 接口
        3. 6.3.1.3 通过共享总线使用多个器件
      2. 6.3.2  锁相环 (PLL) 和时钟生成
      3. 6.3.3  输入通道配置
      4. 6.3.4  基准电压
      5. 6.3.5  可编程麦克风偏置
      6. 6.3.6  信号链处理
        1. 6.3.6.1 可编程通道增益和数字音量控制
        2. 6.3.6.2 可编程通道增益校准
        3. 6.3.6.3 可编程通道相位校准
        4. 6.3.6.4 可编程数字高通滤波器
        5. 6.3.6.5 可编程数字双二阶滤波器
        6. 6.3.6.6 可编程通道加法器和数字混频器
        7. 6.3.6.7 可配置数字抽取滤波器
          1. 6.3.6.7.1 线性相位滤波器
            1. 6.3.6.7.1.1 采样速率:7.35kHz 至 8kHz
            2. 6.3.6.7.1.2 采样速率:14.7kHz 至 16kHz
            3. 6.3.6.7.1.3 采样速率:22.05kHz 至 24kHz
            4. 6.3.6.7.1.4 采样速率:29.4kHz 至 32kHz
            5. 6.3.6.7.1.5 采样速率:44.1kHz 至 48kHz
            6. 6.3.6.7.1.6 采样速率:88.2kHz 至 96kHz
            7. 6.3.6.7.1.7 采样速率:176.4kHz 至 192kHz
            8. 6.3.6.7.1.8 采样速率:352.8kHz 至 384kHz
            9. 6.3.6.7.1.9 采样速率:705.6kHz 至 768kHz
          2. 6.3.6.7.2 低延迟滤波器
            1. 6.3.6.7.2.1 采样速率:14.7kHz 至 16kHz
            2. 6.3.6.7.2.2 采样速率:22.05kHz 至 24kHz
            3. 6.3.6.7.2.3 采样速率:29.4kHz 至 32kHz
            4. 6.3.6.7.2.4 采样速率:44.1kHz 至 48kHz
            5. 6.3.6.7.2.5 采样速率:88.2kHz 至 96kHz
            6. 6.3.6.7.2.6 采样速率:176.4kHz 至 192kHz
          3. 6.3.6.7.3 超低延迟滤波器
            1. 6.3.6.7.3.1 采样速率:14.7kHz 至 16kHz
            2. 6.3.6.7.3.2 采样速率:22.05kHz 至 24kHz
            3. 6.3.6.7.3.3 采样速率:29.4kHz 至 32kHz
            4. 6.3.6.7.3.4 采样速率:44.1kHz 至 48kHz
            5. 6.3.6.7.3.5 采样速率:88.2kHz 至 96kHz
            6. 6.3.6.7.3.6 采样速率:176.4kHz 至 192kHz
            7. 6.3.6.7.3.7 采样速率:352.8kHz 至 384kHz
      7. 6.3.7  自动增益控制器 (AGC)
      8. 6.3.8  语音活动检测 (VAD)
      9. 6.3.9  数字 PDM 麦克风录音通道
      10. 6.3.10 中断、状态和数字 I/O 引脚多路复用
    4. 6.4 器件功能模式
      1. 6.4.1 睡眠模式或软件关断
      2. 6.4.2 工作模式
      3. 6.4.3 软件复位
    5. 6.5 编程
      1. 6.5.1 控制串行接口
        1. 6.5.1.1 I2C 控制接口
          1. 6.5.1.1.1 常规 I2C 运行
            1. 6.5.1.1.1.1 I2C 单字节和多字节传输
              1. 6.5.1.1.1.1.1 I2C 单字节写入
              2. 6.5.1.1.1.1.2 I2C 多字节写入
              3. 6.5.1.1.1.1.3 I2C 单字节读取
              4. 6.5.1.1.1.1.4 I2C 多字节读取
  8. 寄存器映射
    1. 7.1 器件配置寄存器
    2. 7.2 Page_0 寄存器
    3. 7.3 Page_1 寄存器
    4. 7.4 可编程系数寄存器
      1. 7.4.1 可编程系数寄存器:第 2 页
      2. 7.4.2 可编程系数寄存器:第 3 页
      3. 7.4.3 可编程系数寄存器:第 4 页
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 双通道模拟麦克风录音
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
          1. 8.2.1.2.1 EVM 设置的器件寄存器配置脚本示例
      2. 8.2.2 四通道数字 PDM 麦克风录音
        1. 8.2.2.1 设计要求
        2. 8.2.2.2 详细设计过程
          1. 8.2.2.2.1 EVM 设置的器件寄存器配置脚本示例
    3. 8.3 应做事项和禁止事项
    4. 8.4 电源相关建议
    5. 8.5 布局
      1. 8.5.1 布局指南
      2. 8.5.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息
    1. 11.1 封装选项附录
    2. 11.2 卷带包装信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

电源相关建议

IOVDD 和 AVDD 电源轨之间的电源序列可以按任何顺序应用。然而,在所有电源稳定后,只能启动 I2C 事务来初始化器件。

对于电源上电要求,t1 和 t2 必须至少为 2ms 才能让器件初始化内部寄存器。有关器件电源稳定至建议的工作电压电平后,该器件如何在各种模式下运行的详细信息,请参阅 节 6.4部分。对于电源断电要求,t3 和 t4 必须至少为 10ms。该时序(如17 所示)让器件可以慢慢降低录音数据的音量,关闭模拟和数字块,以及将器件置于关断模式。还可以通过降低电源电压来立即将器件置于关断模式,但这样会导致突然关断。

TAA3020 电源时序要求时序图图 8-3 电源时序要求时序图

确保电源斜坡速率低于 1V/μs,并且断电和上电事件之间的等待时间至少为 100ms。对于低于 0.1V/ms 的电源斜坡速率,主机器件必须在进行任何器件配置之前将软件复位作为第一个事务应用。确保所有数字输入引脚均处于有效的输入电平,并且在电源时序控制期间不会进行切换。

TAA3020 通过集成片上数字稳压器 DREG 和模拟稳压器 AREG,支持单 AVDD 电源运行。但是,如果系统中的 AVDD 电压低于 1.98V,请将板载 AREG 和 AVDD 引脚短接,并通过将 P0_R2 的 AREG_SELECT 位保持为 1b'0(默认值)来不启用内部 AREG。如果系统中使用的 AVDD 电源高于 2.7V,则主机器件可以在退出睡眠模式时将 AREG_SELECT 设置为 1'b1,以便器件内部稳压器可以生成 AREG 电源。