ZHCSXB7 November   2024 TAA3020

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性
    6. 5.6  时序要求:I2C 接口
    7. 5.7  开关特性:I2C 接口
    8. 5.8  时序要求:TDM、I2S 或 LJ 接口
    9. 5.9  开关特性:TDM、I2S 或 LJ 接口
    10. 5.10 时序要求:PDM 数字麦克风接口
    11. 5.11 开关特性:PDM 数字麦克风接口
    12. 5.12 时序图
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1  串行接口
        1. 6.3.1.1 控制串行接口
        2. 6.3.1.2 音频串行接口
          1. 6.3.1.2.1 时分多路复用 (TDM) 音频接口
          2. 6.3.1.2.2 IC 间音频 (I2S) 接口
          3. 6.3.1.2.3 左对齐 (LJ) 接口
        3. 6.3.1.3 通过共享总线使用多个器件
      2. 6.3.2  锁相环 (PLL) 和时钟生成
      3. 6.3.3  输入通道配置
      4. 6.3.4  基准电压
      5. 6.3.5  可编程麦克风偏置
      6. 6.3.6  信号链处理
        1. 6.3.6.1 可编程通道增益和数字音量控制
        2. 6.3.6.2 可编程通道增益校准
        3. 6.3.6.3 可编程通道相位校准
        4. 6.3.6.4 可编程数字高通滤波器
        5. 6.3.6.5 可编程数字双二阶滤波器
        6. 6.3.6.6 可编程通道加法器和数字混频器
        7. 6.3.6.7 可配置数字抽取滤波器
          1. 6.3.6.7.1 线性相位滤波器
            1. 6.3.6.7.1.1 采样速率:7.35kHz 至 8kHz
            2. 6.3.6.7.1.2 采样速率:14.7kHz 至 16kHz
            3. 6.3.6.7.1.3 采样速率:22.05kHz 至 24kHz
            4. 6.3.6.7.1.4 采样速率:29.4kHz 至 32kHz
            5. 6.3.6.7.1.5 采样速率:44.1kHz 至 48kHz
            6. 6.3.6.7.1.6 采样速率:88.2kHz 至 96kHz
            7. 6.3.6.7.1.7 采样速率:176.4kHz 至 192kHz
            8. 6.3.6.7.1.8 采样速率:352.8kHz 至 384kHz
            9. 6.3.6.7.1.9 采样速率:705.6kHz 至 768kHz
          2. 6.3.6.7.2 低延迟滤波器
            1. 6.3.6.7.2.1 采样速率:14.7kHz 至 16kHz
            2. 6.3.6.7.2.2 采样速率:22.05kHz 至 24kHz
            3. 6.3.6.7.2.3 采样速率:29.4kHz 至 32kHz
            4. 6.3.6.7.2.4 采样速率:44.1kHz 至 48kHz
            5. 6.3.6.7.2.5 采样速率:88.2kHz 至 96kHz
            6. 6.3.6.7.2.6 采样速率:176.4kHz 至 192kHz
          3. 6.3.6.7.3 超低延迟滤波器
            1. 6.3.6.7.3.1 采样速率:14.7kHz 至 16kHz
            2. 6.3.6.7.3.2 采样速率:22.05kHz 至 24kHz
            3. 6.3.6.7.3.3 采样速率:29.4kHz 至 32kHz
            4. 6.3.6.7.3.4 采样速率:44.1kHz 至 48kHz
            5. 6.3.6.7.3.5 采样速率:88.2kHz 至 96kHz
            6. 6.3.6.7.3.6 采样速率:176.4kHz 至 192kHz
            7. 6.3.6.7.3.7 采样速率:352.8kHz 至 384kHz
      7. 6.3.7  自动增益控制器 (AGC)
      8. 6.3.8  语音活动检测 (VAD)
      9. 6.3.9  数字 PDM 麦克风录音通道
      10. 6.3.10 中断、状态和数字 I/O 引脚多路复用
    4. 6.4 器件功能模式
      1. 6.4.1 睡眠模式或软件关断
      2. 6.4.2 工作模式
      3. 6.4.3 软件复位
    5. 6.5 编程
      1. 6.5.1 控制串行接口
        1. 6.5.1.1 I2C 控制接口
          1. 6.5.1.1.1 常规 I2C 运行
            1. 6.5.1.1.1.1 I2C 单字节和多字节传输
              1. 6.5.1.1.1.1.1 I2C 单字节写入
              2. 6.5.1.1.1.1.2 I2C 多字节写入
              3. 6.5.1.1.1.1.3 I2C 单字节读取
              4. 6.5.1.1.1.1.4 I2C 多字节读取
  8. 寄存器映射
    1. 7.1 器件配置寄存器
    2. 7.2 Page_0 寄存器
    3. 7.3 Page_1 寄存器
    4. 7.4 可编程系数寄存器
      1. 7.4.1 可编程系数寄存器:第 2 页
      2. 7.4.2 可编程系数寄存器:第 3 页
      3. 7.4.3 可编程系数寄存器:第 4 页
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 双通道模拟麦克风录音
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
          1. 8.2.1.2.1 EVM 设置的器件寄存器配置脚本示例
      2. 8.2.2 四通道数字 PDM 麦克风录音
        1. 8.2.2.1 设计要求
        2. 8.2.2.2 详细设计过程
          1. 8.2.2.2.1 EVM 设置的器件寄存器配置脚本示例
    3. 8.3 应做事项和禁止事项
    4. 8.4 电源相关建议
    5. 8.5 布局
      1. 8.5.1 布局指南
      2. 8.5.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息
    1. 11.1 封装选项附录
    2. 11.2 卷带包装信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

信号链处理

TAA3020 信号链由超低噪声、高性能和低功耗的模拟块以及高度灵活的可编程数字处理块组成。高性能和灵活性与紧凑的封装相结合,使得 TAA3020 非常适合需要多通道音频采集的各种终端设备和应用。图 6-16 展示了一个概念方框图,其中突出显示了信号链中使用的各种构建块以及这些块在信号链中的交互方式。

TAA3020 信号链处理流程图图 6-16 信号链处理流程图

前端 PGA 噪声非常低,并具有 120dB 的动态范围性能。与具有低噪声和低失真的多位 Δ-Σ ADC 相结合,前端 PGA 还能够让 TAA3020 在安静和嘈杂的环境中实现超高保真的远场音频信号录制。此外,ADC 架构具有固有的抗混叠滤波功能,能够很好地抑制多个调制器频率分量附近的带外频率噪声。因此,该器件可在 ADC 采样期间防止噪声混叠到音频频带中。此外,在信号链中,集成的高性能多级数字抽取滤波器会通过高阻带衰减来急剧削减任何带外频率噪声。

该器件还具有集成的可编程双二阶滤波器,可实现自定义低通、高通或任何其他所需的频率整形。因此,整体信号链架构无需添加用于抗混叠低通滤波的外部元件,从而显著节省外部系统元件成本和布板空间。有关更多详细信息,请参阅 TLV320ADCx140 集成模拟抗混叠滤波器和灵活数字滤波器 应用报告

信号链还包含各种高度可编程的数字处理块,例如相位校准、增益校准、高通滤波器、数字加法器或混频器、双二阶滤波器和音量控制。本节将进一步讨论这些处理块的详细信息。当不使用模拟录制通道时,该器件还支持多达四个数字 PDM 麦克风录制通道。图 6-16 信号链方框图中的通道 1 至 2 与本节中所述相同。然而,通道 3 至 4 仅支持数字麦克风录制选项,不支持数字加法器或混频器选项。

可使用 IN_CH_EN (P0_R115) 寄存器启用或禁用所需的录音输入通道,并可使用 ASI_OUT_EN (P0_R116) 寄存器启用或禁用音频串行接口的输出通道。通常,该器件支持所有活动通道同时上电和断电,以进行同步录制。但是,根据应用需求,如果某些通道必须在另一个通道录制处于开启状态时动态上电或断电,则可以通过将 DYN_CH_PUPD_EN (P0_R117_D4) 寄存器位设置为 1'b1 来支持该用例。

该器件支持高达 80kHz 的输入信号带宽,这允许使用 176.4kHz(或更高)采样速率来录制高频非音频信号。

对于 48kHz 或更低的输出采样速率,该器件支持用于 4 通道录音的所有功能和各种可编程处理块。不过,对于高于 48kHz 的输出采样速率,支持的同时通道录音数量和双二阶滤波器数量等都存在限制。有关更多详细信息,请参阅 TLV320ADCx140 采样速率和受支持的可编程处理块 应用报告