ZHCSXB4 October 2024 TAA3040
ADVANCE INFORMATION
所有音频数据转换器都需要直流基准电压。TAA3040 通过在内部生成低噪声基准电压来实现低噪声性能。该基准电压由具有高 PSRR 性能的带隙电路生成。该音频转换器基准电压必须在 VREF 引脚与模拟地 (AVSS) 之间使用一个最低 1µF 的电容器从外部进行滤波。
该基准电压值可以使用 P0_R59_D[1:0] 寄存器位进行配置,并且必须根据器件所需的满量程输入和系统中可用的 AVDD 电源电压,将其设置为适当的值。默认 VREF 值设置为 2.75V,能使器件支持 2VRMS 差分满量程输入。该模式所需的最小 AVDD 电压为 3V。表 6-10 列出了支持的各种 VREF 设置以及所需的 AVDD 范围和该配置支持的满量程输入信号。
P0_R59_D[1:0]:ADC_FSCALE[1:0] | VREF 输出电压(与内部 ADC VREF 相同) | 支持差分满量程输入 | 支持单端满量程输入 | AVDD 范围要求 |
---|---|---|---|---|
00(默认值) | 2.75V | 2VRMS | 1VRMS | 3V 至 3.6V |
01 | 2.5V | 1.818VRMS | 0.909VRMS | 2.8V 至 3.6V |
10 | 1.375V | 1VRMS | 0.5VRMS | 1.7V 至 1.9V |
11 | 保留 | 保留 | 保留 | 保留 |
为了实现低功耗,该音频参考块会按节 6.4.2 一节中所述的方式断电。退出睡眠模式时,音频基准模块使用内部快速充电方案上电,而 VREF 引脚在稳定时间(与 VREF 引脚上的去耦电容器有关)后稳定到其稳态电压。使用 1μF 去耦电容器时,该时间大约等于 3.5ms。如果在 VREF 引脚上使用更高值的去耦电容器,则必须使用 VREF_QCHG (P0_R2_D[4:3]) 寄存器位重新配置快速充电设置,这些位支持 3.5ms(默认值)、10ms、50ms 或 100ms 的选项。