ZHCSXB4 October 2024 TAA3040
ADVANCE INFORMATION
TAA3040 信号链由超低噪声、高性能和低功耗的模拟块以及高度灵活的可编程数字处理块组成。高性能和灵活性与紧凑的封装相结合,使得 TAA3040 非常适合需要多通道音频采集的各种终端设备和应用。图 6-16 展示了一个概念方框图,其中突出显示了信号链中使用的各种构建块以及这些块在信号链中的交互方式。
前端 PGA 噪声非常低,并具有 120dB 的动态范围性能。与具有低噪声和低失真的多位 Δ-Σ ADC 相结合,前端 PGA 还能够让 TAA3040 在安静和嘈杂的环境中实现超高保真的远场音频信号录制。此外,ADC 架构具有固有的抗混叠滤波功能,能够很好地抑制多个调制器频率分量附近的带外频率噪声。因此,该器件可在 ADC 采样期间防止噪声混叠到音频频带中。此外,在信号链中,集成的高性能多级数字抽取滤波器会通过高阻带衰减来急剧削减任何带外频率噪声。
该器件还具有集成的可编程双二阶滤波器,可实现自定义低通、高通或任何其他所需的频率整形。因此,整体信号链架构无需添加用于抗混叠低通滤波的外部元件,从而显著节省外部系统元件成本和布板空间。有关更多详细信息,请参阅 TLV320ADCx140 集成模拟抗混叠滤波器和灵活数字滤波器 应用报告。
信号链还包含各种高度可编程的数字处理块,例如相位校准、增益校准、高通滤波器、数字加法器或混频器、双二阶滤波器和音量控制。本节将进一步讨论这些处理块的详细信息。当不使用模拟录制通道时,该器件还支持多达 8 个数字 PDM 麦克风录制通道。图 6-16 信号链方框图中的通道 1 至 4 与本节中所述相同。然而,通道 5 至 8 仅支持数字麦克风录制选项,不支持数字加法器或混频器选项。
可使用 IN_CH_EN (P0_R115) 寄存器启用或禁用所需的录音输入通道,并可使用 ASI_OUT_EN (P0_R116) 寄存器启用或禁用音频串行接口的输出通道。通常,该器件支持所有活动通道同时上电和断电,以进行同步录制。但是,根据应用需求,如果某些通道必须在另一个通道录制处于开启状态时动态上电或断电,则可以通过将 DYN_CH_PUPD_EN (P0_R117_d4) 寄存器位设置为 1'b1 来支持该用例。
该器件支持高达 80kHz 的输入信号带宽,这允许使用 176.4kHz(或更高)采样速率来录制高频非音频信号。
对于 48kHz 或更低的输出采样速率,该器件支持用于 8 通道录音的所有功能和各种可编程处理块。不过,对于高于 48kHz 的输出采样速率,支持的同时通道录音数量和双二阶滤波器数量等都存在限制。有关更多详细信息,请参阅 TLV320ADCx140 采样速率和受支持的可编程处理块 应用报告。