ZHCSXB4 October 2024 TAA3040
ADVANCE INFORMATION
当 SHDNZ 引脚置为低电平有效或未向器件施加 AVDD 电源电压时,器件会进入硬件关断模式。在硬件关断模式下,器件会消耗来自 AVDD 电源的最小静态电流。在此模式下,所有配置寄存器和可编程系数都会丢失其值,并且不支持与器件进行 I2C 或 SPI 通信。
如果 SHDNZ 引脚在器件处于工作模式时置为低电平有效,则器件会缓慢降低录音数据的音量,关闭模拟和数字块,并在 25ms(典型值)内将器件置于硬件关断模式。如果 SHDNZ_CFG[1:0]、P0_R5_D[3:2] 寄存器位设置为 2'b00,则还可以立即将器件从工作模式置于硬件关断模式。在 SHDNZ 引脚置为低电平有效后,并且器件进入硬件关断模式后,将 SHDNZ 引脚保持为低电平至少 1ms,然后再释放 SHDNZ,以使器件进一步运行。
仅当 IOVDD 电源稳定至稳定电压电平时,才将 SHDNZ 引脚置为高电平有效。当 SHDNZ 引脚变为高电平时,器件会将所有配置寄存器和可编程系数设置为其默认值,然后进入睡眠模式。