在 TDM 模式(也称为 DSP 模式)下,FSYNC 的上升沿会首先从时隙 0 数据开始数据传输。紧接着时隙 0 数据传输,会按顺序传输剩余的时隙数据。FSYNC 和每个数据位在 BCLK 的上升沿传输,在 BCLK 的下降沿接收。图 6-3 至图 6-4 显示了各种配置下 TDM 运行的协议时序。DIN 指的是菊花链输入。
为了使音频总线在 TDM 模式下正常运行,每帧的位时钟数必须大于或等于活动输入和输出通道数乘以输入和输出通道数据的字长。DOUT 引脚处于高阻抗状态以支持额外的未使用位时钟周期。该器件支持 FSYNC 作为具有 1 周期宽位时钟的脉冲,同时也支持倍数。