ZHCSPM7A January 2022 – October 2024 TAA5242
PRODUCTION DATA
该器件使用集成的低抖动锁相环 (PLL) 来生成 ADC 调制器和数字滤波器引擎以及其他控制块所需的内部时钟。
在目标运行模式下,该器件支持(FSYNC 信号频率的)各种输出数据采样速率和 BCLK 与 FSYNC 之比,以便在内部配置所有时钟分频器(包括 PLL 配置),而无需主机编程。表 6-5 至表 6-8 列出了取决于 IOVDD 电源的受支持 FSYNC 和 BCLK 频率。
BCLK 与 FSYNC 之比 | BCLK (MHz) | ||||||
---|---|---|---|---|---|---|---|
FSYNC (8kHz) |
FSYNC (16kHz) |
FSYNC (24kHz) |
FSYNC (32kHz) |
FSYNC (48kHz) |
FSYNC (96kHz) |
FSYNC (192kHz) | |
16 | 保留 | 0.256 | 0.384 | 0.512 | 0.768 | 1.536 | 3.072 |
24 | 保留 | 0.384 | 0.576 | 0.768 | 1.152 | 2.304 | 4.608 |
32 | 0.256 | 0.512 | 0.768 | 1.024 | 1.536 | 3.072 | 6.144 |
48 | 0.384 | 0.768 | 1.152 | 1.536 | 2.304 | 4.608 | 9.216 |
64 | 0.512 | 1.024 | 1.536 | 2.048 | 3.072 | 6.144 | 12.288 |
96 | 0.768 | 1.536 | 2.304 | 3.072 | 4.608 | 9.216 | 18.432 |
128 | 1.024 | 2.048 | 3.072 | 4.096 | 6.144 | 12.288 | 24.576 |
192 | 1.536 | 3.072 | 4.608 | 6.144 | 9.216 | 18.432 | 保留 |
256 | 2.048 | 4.096 | 6.144 | 8.192 | 12.288 | 24.576 | 保留 |
384 | 3.072 | 6.144 | 9.216 | 12.288 | 18.432 | 保留 | 保留 |
512 | 4.096 | 8.192 | 12.288 | 16.384 | 24.576 | 保留 | 保留 |
BCLK 与 FSYNC 之比 | BCLK (MHz) | ||||||
---|---|---|---|---|---|---|---|
FSYNC (7.35kHz) | FSYNC (14.7kHz) | FSYNC (22.05kHz) | FSYNC (29.4kHz) | FSYNC (44.1kHz) | FSYNC (88.2kHz) | FSYNC (176.4kHz) | |
16 | 保留 | 保留 | 0.3528 | 0.4704 | 0.7056 | 1.4112 | 2.8224 |
24 | 保留 | 0.3528 | 0.5292 | 0.7056 | 1.0584 | 2.1168 | 4.2336 |
32 | 保留 | 0.4704 | 0.7056 | 0.9408 | 1.4112 | 2.8224 | 5.6448 |
48 | 0.3528 | 0.7056 | 1.0584 | 1.4112 | 2.1168 | 4.2336 | 8.4672 |
64 | 0.4704 | 0.9408 | 1.4112 | 1.8816 | 2.8224 | 5.6448 | 11.2896 |
96 | 0.7056 | 1.4112 | 2.1168 | 2.8224 | 4.2336 | 8.4672 | 16.9344 |
128 | 0.9408 | 1.8816 | 2.8224 | 3.7632 | 5.6448 | 11.2896 | 22.5792 |
192 | 1.4112 | 2.8224 | 4.2336 | 5.6448 | 8.4672 | 16.9344 | 保留 |
256 | 1.8816 | 3.7632 | 5.6448 | 7.5264 | 11.2896 | 22.5792 | 保留 |
384 | 2.8224 | 5.6448 | 8.4672 | 11.2896 | 16.9344 | 保留 | 保留 |
512 | 3.7632 | 7.5264 | 11.2896 | 15.0528 | 22.5792 | 保留 | 保留 |
BCLK 与 FSYNC 之比 | BCLK (MHz) | ||||||
---|---|---|---|---|---|---|---|
FSYNC (8kHz) |
FSYNC (16kHz) |
FSYNC (24kHz) |
FSYNC (32kHz) |
FSYNC (48kHz) |
FSYNC (96kHz) |
FSYNC (192kHz) | |
16 | 保留 | 0.256 | 0.384 | 0.512 | 0.768 | 1.536 | 3.072 |
24 | 保留 | 0.384 | 0.576 | 0.768 | 1.152 | 2.304 | 4.608 |
32 | 0.256 | 0.512 | 0.768 | 1.024 | 1.536 | 3.072 | 6.144 |
48 | 0.384 | 0.768 | 1.152 | 1.536 | 2.304 | 4.608 | 9.216 |
64 | 0.512 | 1.024 | 1.536 | 2.048 | 3.072 | 6.144 | 12.288 |
96 | 0.768 | 1.536 | 2.304 | 3.072 | 4.608 | 9.216 | 保留 |
128 | 1.024 | 2.048 | 3.072 | 4.096 | 6.144 | 12.288 | 保留 |
192 | 1.536 | 3.072 | 4.608 | 6.144 | 9.216 | 保留 | 保留 |
256 | 2.048 | 4.096 | 6.144 | 8.192 | 12.288 | 保留 | 保留 |
384 | 3.072 | 6.144 | 9.216 | 12.288 | 保留 | 保留 | 保留 |
512 | 4.096 | 8.192 | 12.288 | 保留 | 保留 | 保留 | 保留 |
BCLK 与 FSYNC 之比 | BCLK (MHz) | ||||||
---|---|---|---|---|---|---|---|
FSYNC (7.35kHz) | FSYNC (14.7kHz) | FSYNC (22.05kHz) | FSYNC (29.4kHz) | FSYNC (44.1kHz) | FSYNC (88.2kHz) | FSYNC (176.4kHz) | |
16 | 保留 | 保留 | 0.3528 | 0.4704 | 0.7056 | 1.4112 | 2.8224 |
24 | 保留 | 0.3528 | 0.5292 | 0.7056 | 1.0584 | 2.1168 | 4.2336 |
32 | 保留 | 0.4704 | 0.7056 | 0.9408 | 1.4112 | 2.8224 | 5.6448 |
48 | 0.3528 | 0.7056 | 1.0584 | 1.4112 | 2.1168 | 4.2336 | 8.4672 |
64 | 0.4704 | 0.9408 | 1.4112 | 1.8816 | 2.8224 | 5.6448 | 11.2896 |
96 | 0.7056 | 1.4112 | 2.1168 | 2.8224 | 4.2336 | 8.4672 | 保留 |
128 | 0.9408 | 1.8816 | 2.8224 | 3.7632 | 5.6448 | 11.2896 | 保留 |
192 | 1.4112 | 2.8224 | 4.2336 | 5.6448 | 8.4672 | 保留 | 保留 |
256 | 1.8816 | 3.7632 | 5.6448 | 7.5264 | 11.2896 | 保留 | 保留 |
384 | 2.8224 | 5.6448 | 8.4672 | 11.2896 | 保留 | 保留 | 保留 |
512 | 3.7632 | 7.5264 | 11.2896 | 保留 | 保留 | 保留 | 保留 |
MD2 | MD1 | 系统时钟选择(仅对控制器模式有效) | ||
---|---|---|---|---|
FSYNC | BCLK 与 FSYNC 之比 | |||
I2S 模式 | TDM 模式 | |||
低 | 低 | CCLK/256 | 64 | 256(FSYNC ≤ 48kHz 时) 128(48kHz < FSYNC ≤ 96kHz),以及 64(FSYNC > 96kHz) |
低 | 高 | CCLK/128 | ||
高 | 低 | 96/88.2kHz | 128 | |
高 | 高 | 48/44.1kHz | 256 |