ZHCSPM7A January 2022 – October 2024 TAA5242
PRODUCTION DATA
IOVDD 和 AVDD 电源轨之间的电源序列可以按任何顺序应用。MD0 引脚应与电源一起提供,并且一旦电源稳定到建议的工作电压电平,该引脚就应该保持稳定。只有在所有其他模式引脚(MD1 至 MD6)也稳定后,才能启动时钟来初始化器件。
对于电源上电要求,t1、t2 和 t3 必须至少为 2ms 才能让器件初始化内部寄存器。有关器件电源稳定至建议的工作电压电平后,该器件如何在各种模式下运行的详细信息,请参阅 节 6.3.1部分。对于电源断电要求,t4、t5 和 t6 必须至少为 10ms。该时序(如图 7-4 所示)允许器件慢慢降低录音数据的音量,关闭模拟和数字块,以及将器件置于低功耗模式。
确保电源斜坡速率低于 0.1V/μs,并且断电和上电事件之间的等待时间至少为 100ms。
TAA5242 通过集成片上数字稳压器、DREG 和集成内部模拟稳压器,支持单 AVDD 电源运行。