ZHCSUU5 January 2024 TAC5112-Q1
ADVANCE INFORMATION
标准 LJ 协议仅针对两个通道进行定义:左通道和右通道。该器件为多通道运行扩展了相同的协议时序。在 LJ 模式下,左侧时隙 0 的 MSB 在 FSYNC 上升 沿之后的同一 BCLK 周期内传输。后续的每个数据位都在 BCLK 的下降沿传输。紧接着左侧时隙 0 数据传输,剩余的左侧时隙数据按顺序传输。右侧时隙 0 的 MSB 在 FSYNC 下降 沿后的同一 BCLK 周期内传输。后续的每个数据位都在 BCLK 的下降沿传输。紧接着右侧时隙 0 数据传输,剩余的右侧时隙数据按顺序传输。FSYNC 在 BCLK 的下降沿传输。图 7-10 至图 7-13 展示了各种配置下 LJ 运行的协议时序。
为了使音频总线在 LJ 模式下正常运行,每帧的位时钟数必须大于或等于活动输出通道的数量(包括左右时隙)乘以输出通道数据的编程字长。器件 FSYNC 高电平脉冲必须是大于或等于活动左时隙数量乘以所配置数据字长的若干 BCLK 周期宽。同样,FSYNC 低电平脉冲必须是大于或等于活动右时隙数量乘以所配置数据字长的若干 BCLK 周期宽。对于更高 BCLK 频率的运行,建议使用 TX_OFFSET 值大于 0 的 LJ 模式。