ZHCSUU5 January 2024 TAC5112-Q1
ADVANCE INFORMATION
IOVDD 和 AVDD 电源轨之间的电源序列可以按任何顺序应用。然而,在所有电源稳定后,只能启动 I2C 或 SPI 事务来初始化器件。
对于电源上电要求,t1、t2 必须至少为 2ms 才能让器件初始化内部寄存器。有关器件电源稳定至建议的工作电压电平后,该器件如何在各种模式下运行的详细信息,请参阅 节 7.4部分。对于电源断电要求,t4、t5 和 t6 必须至少为 10ms。该时序(如图 10-1 所示)让器件可以慢慢降低录音数据的音量,关闭模拟和数字块,以及将器件置于关断模式。还可以通过降低电源电压来立即将器件置于关断模式,但这样会导致突然关断。
确保电源斜坡速率低于 0.1V/μs,并且断电和上电事件之间的等待时间至少为 100ms。对于低于 0.1V/ms 的电源斜坡速率,主机器件必须在进行任何器件配置之前将软件复位作为第一个事务应用。确保所有数字输入引脚均处于有效的输入电平,并且在电源时序控制期间不会进行切换。
TAC5112-Q1 通过集成片上数字稳压器 DREG 和模拟稳压器 AREG,支持单 AVDD 电源运行。