ZHCSPM5 December 2023 TAC5242
ADVANCE INFORMATION
数字音频数据通过数字音频串行接口 (ASI) 或音频总线,在主机处理器和 TAC5242 之间流动。这个高度灵活的 ASI 总线包括用于多通道运行的 TDM 模式、I2S 和 LJF 支持,以及总线时钟线路的引脚可选控制器-目标可配置性。
该器件使用硬件引脚 MD0 来支持音频总线控制器或目标工作模式。在目标模式下,FSYNC 和 BCLK 用作输入引脚,而在控制器模式下,FSYNC 和 BCLK 用作器件生成的输出引脚。表 8-1 显示了使用 MD0 引脚的主模式和从模式选择。
MD0 | 控制器和目标选择 |
---|---|
接地短路 | 目标 I2S 模式 |
通过 4.7kΩ 接地短路 | 目标 TDM 模式 |
短接至 AVDD | 控制器 I2S 模式 |
通过 4.7kΩ 短接至 AVDD | 控制器 TDM 模式 |
通过 22kΩ 短接至 AVDD | 目标 LJ 模式 |
在目标工作模式下,可通过 MD1 和 MD2 引脚选择 TAC5242 中音频串行接口 (ASI) 的字长。在控制器模式下,支持 32 位的固定字长。在 32 位字长的目标模式下,TAC5242 还支持 1.8V AVDD 工作电压。表 8-2 显示用于设置字长和 AVDD 电源电压的配置表
MD1 | MD2 | 控制器和目标选择 |
---|---|---|
低 | 低 | 字长=32 AVDD=3.3V |
低 | 高 | 字长=32 AVDD=1.8V |
高 | 低 | 字长=24 AVDD=3.3V |
高 | 高 | 字长=16 AVDD=3.3V |
TAC5242 为目标 TDM 工作模式提供时隙配置。在目标 TDM 模式下配置 MD0 时,可通过 MD3 引脚进行选择。对于其他工作模式下的 MD3 选项,请参阅数字高通滤波器。表 8-3 显示了在基于 MD3 引脚的目标 TDM 工作模式下选择时隙。
MD3 | ADC 时隙 | DAC 时隙 |
---|---|---|
低 | 时隙 0 和 1 的 ADC 数据 | 时隙 0 和 1 的 DAC 数据 |
高 | 时隙 2 和 3 的 ADC 数据 | 时隙 2 和 3 的 DAC 数据 |