ZHCSUA4 December 2023 TAD5212
ADVANCE INFORMATION
参数 | 测试条件 | 最小值 | 标称值 | 最大值 | 单位 | ||
---|---|---|---|---|---|---|---|
线路输出/耳机回放的 DAC 性能 | |||||||
满量程输出电压 | OUTxP 和 OUTxM 之间的差分输出,AVDD=3.3V | 2 | VRMS | ||||
OUTxP 和 OUTxM 之间的差分输出,AVDD=1.8V | 1 | ||||||
单端输出,AVDD=3.3V | 1 | ||||||
单端输出,AVDD=1.8V | 0.5 | ||||||
OUTxP 和 OUTxM 之间的伪差分输出,AVDD=3.3V | 1 | ||||||
OUTxP 和 OUTxM 之间的伪差分输出,AVDD=1.8V | 0.5 | ||||||
SNR | 信噪比,A 加权(1)(2) | 差分输出,0dBFS 信号,AVDD=3.3V | 106 | dB | |||
单端输出,0dBFS 信号,AVDD=3.3V | 97 | ||||||
伪差分输出,0dBFS 信号,AVDD=3.3V | 96 | ||||||
差分输出,0dBFS 信号,AVDD=1.8V | 100 | ||||||
单端输出,0dBFS 信号,AVDD=1.8V | 91 | ||||||
伪差分输出,0dBFS 信号,AVDD=1.8V | 90 | ||||||
差分输出,0dBFS 信号,AVDD=3.3V,0dBFS 信号,Power Tune 模式 | 98 | ||||||
单端输出,0dBFS 信号,AVDD=3.3V,Power Tune 模式 | 88 | ||||||
伪差分输出,0dBFS 信号,AVDD=3.3V,Power Tune 模式 | 87 | ||||||
差分输出,0dBFS 信号,AVDD=1.8V,Power Tune 模式 | 96 | ||||||
单端输出,0dBFS 信号,AVDD=1.8V,Power Tune 模式 | 83 | ||||||
伪差分输出,0dBFS 信号,AVDD=1.8V,Power Tune 模式 | 82 | ||||||
DR | 动态范围,A 加权(2) | 差分输出,-60dBFS 信号,AVDD=3.3V | 106 | dB | |||
单端输出,-60dBFS 信号,AVDD=3.3V | 97 | ||||||
伪差分输出,-60dBFS 信号,AVDD=3.3V | 96 | ||||||
差分输出,-60dBFS 信号,AVDD=1.8V | 100 | ||||||
单端输出,-60dBFS 信号,AVDD=1.8V | 91 | ||||||
伪差分输出,-60dBFS 信号,AVDD=1.8V | 90 | ||||||
差分输出,-60dBFS 信号,AVDD=3.3V,0dBFS 信号,Power Tune 模式 | 98 | ||||||
单端输出,-60dBFS 信号,AVDD=3.3V,Power Tune 模式 | 88 | ||||||
伪差分输出,-60dBFS 信号,AVDD=3.3V,Power Tune 模式 | 87 | ||||||
差分输出,-60dBFS 信号,AVDD=1.8V,Power Tune 模式 | 94 | ||||||
单端输出,-60dBFS 信号,AVDD=1.8V,Power Tune 模式 | 83 | ||||||
伪差分输出,-60dBFS 信号,AVDD=1.8V,Power Tune 模式 | 82 | ||||||
THD+N | 总谐波失真(2) | -95 | dB | ||||
耳机负载范围 | 16 | Ω | |||||
线路输出负载范围 | 600 | Ω | |||||
通道增益控制范围 | 可编程 1dB 阶跃 | -6 | 12 | dB | |||
模拟旁路至线路输出/耳机放大器 | |||||||
输入阻抗 | 差分输入,INxP 和 INxM 之间 | 8.8 | kΩ | ||||
单端输入,INxP 和 INxM 之间 | 4.4 | ||||||
差分输入,INxP 和 INxM 之间,40k 模式 | 40k | ||||||
单端输入,INxP 和 INxM 之间,40k 模式 | 20k | ||||||
单端满量程输出 | AVDD=3.3V | AVDD=3.3V | 1 | Vrms | |||
差分满量程输出 | AVDD=3.3V | 2 | Vrms | ||||
AVDD=1.8V | 1 | Vrms | |||||
增益误差 | 0.1 | dB | |||||
噪声,A 加权 | 空闲通道,交流耦合输入对地短路,全差分输出 | 4.5 | µVRMS | ||||
噪声,A 加权 | 空闲通道,交流耦合输入对地短路,单端输出 | 6.3 | µVRMS | ||||
SNR | 信噪比,A 加权(1)(2) | 空闲通道,交流耦合输入对地短路,全差分输出,AVDD=3.3V | 113 | dB | |||
SNR | 信噪比,A 加权(1)(2) | 空闲通道,交流耦合输入对地短路,单端输出,AVDD=3.3V | 104 | dB | |||
THD+N | 总谐波失真(2) | 选择 IN1 差分交流耦合输入,-1dB 满量程交流信号输入,0dB 通道增益 | dB | ||||
DAC 通道其他参数 | |||||||
输出偏移 | 0 输入,全差分输出 | 0.2 | mV | ||||
输出偏移 | 0 输入,伪差分输出 | 0.4 | mV | ||||
输出共模 | OUTxP 和 OUTxM 的共模电平 AVDD=1.8V(寄存器可配置) | 0.9 | V | ||||
输出共模 | OUTxP 和 OUTxM 的共模电平 AVDD=3.3V(寄存器可配置) | 1.66 | V | ||||
共模误差 | 共模电压下的直流误差 | ±10 | mV | ||||
数字音量控制范围 | 可编程 0.5dB 阶跃 | -120 | 42 | dB | |||
输出信号带宽 | 高达 192KSPS FS 速率 | 0.46 | FS | ||||
>192KSPS | 100 | kHz | |||||
输入数据采样速率 | 可编程 | 3.675 | 768 | kHz | |||
输入数据样本字长 | 可编程 | 16 | 32 | 位 | |||
数字高通滤波器截止频率 | 具有可编程系数的一阶 IIR 滤波器, –3dB 点(默认设置) | 2 | Hz | ||||
通道间隔离 | -134 | dB | |||||
通道间增益不匹配 | 0.1 | dB | |||||
通道间相位不匹配 | 1kHz 正弦信号 | 0.01 | 度 | ||||
PSRR | 电源抑制比 | 100mVPP,AVDD 上 1kHz 正弦信号,选择差分输入,0dB 通道增益 | 100 | dB | |||
静音衰减 | –130 | dB | |||||
Pout | 输出电力输送 | 单端/伪差分 RL=16Ω,THD+N<1% | 62.5 | mW | |||
麦克风偏置 | |||||||
MICBIAS 噪声 | BW = 20Hz 至 20kHz,A 加权,MICBIAS 和 AVSS 之间具有 1μF 电容器 | 2 | µVRMS | ||||
MICBIAS 电压 | 旁路至 AVDD | AVDD | V | ||||
MICBIAS 电压 | AVDD=1.8V | 1.375 | V | ||||
MICBIAS 电压 | AVDD=3.3V | 2.75 | V | ||||
数字 I/O | |||||||
VIL(SHDNZ) | 低电平数字输入逻辑电压阈值 | SHDNZ 引脚 | –0.3 | 0.25 × IOVDD | V | ||
VIH(SHDNZ) | 高电平数字输入逻辑电压阈值 | SHDNZ 引脚 | 0.75 × IOVDD | IOVDD + 0.3 | V | ||
VIL | 低电平数字输入逻辑电压阈值 | 除 SDA 和 SCL 以外的所有数字引脚,IOVDD 1.8V 运行 | –0.3 | 0.35 × IOVDD | V | ||
除 SDA 和 SCL 以外的所有数字引脚,IOVDD 3.3V 运行 | –0.3 | 0.8 | |||||
VIH | 高电平数字输入逻辑电压阈值 | 除 SDA 和 SCL 以外的所有数字引脚,IOVDD 1.8V 运行 | 0.65 × IOVDD | IOVDD + 0.3 | V | ||
除 SDA 和 SCL 以外的所有数字引脚,IOVDD 3.3V 运行 | 2 | IOVDD + 0.3 | |||||
VOL | 低电平数字输出电压 | 除 SDA 和 SCL 以外的所有数字引脚,IOL = –2mA,IOVDD 1.8V 运行 | 0.45 | V | |||
除 SDA 和 SCL 以外的所有数字引脚,IOL = –2mA,IOVDD 3.3V 运行 | 0.4 | ||||||
VOH | 高电平数字输出电压 | 除 SDA 和 SCL 以外的所有数字引脚,IOH = 2mA,IOVDD 1.8V 运行 | IOVDD – 0.45 | V | |||
除 SDA 和 SCL 以外的所有数字引脚,IOH = 2mA,IOVDD 3.3V 运行 | 2.4 | ||||||
VIL(I2C) | 低电平数字输入逻辑电压阈值 | SDA 和 SCL | -0.5 | 0.3 × IOVDD | V | ||
VIH(I2C) | 高电平数字输入逻辑电压阈值 | SDA 和 SCL | 0.7 × IOVDD | IOVDD + 0.5 | V | ||
VOL1(I2C) | 低电平数字输出电压 | SDA,IOL(I2C) = –3mA,IOVDD > 2V | 0.4 | V | |||
VOL2(I2C) | 低电平数字输出电压 | SDA,IOL(I2C) = –2mA,IOVDD ≤ 2V | 0.2 x IOVDD | V | |||
IOL(I2C) | 低电平数字输出电流 | SDA,VOL(I2C) = 0.4V,标准模式或快速模式 | 3 | mA | |||
SDA,VOL(I2C) = 0.4V,快速模式增强版 | 20 | ||||||
IIL | 数字输入的输入逻辑低电平泄漏电流 | 所有数字引脚,输入 = 0V | -5 | 0.1 | 5 | µA | |
IIH | 数字输入的输入逻辑高电平泄漏电流 | 所有数字引脚,输入 = IOVDD | -5 | 0.1 | 5 | µA | |
CIN | 数字输入的输入电容 | 所有数字引脚 | 5 | pF | |||
RPD | 置位时数字 I/O 引脚的下拉电阻 | 20 | kΩ | ||||
典型电源电流消耗 | |||||||
IAVDD | 睡眠模式(软件关断模式)下的电流消耗 | 所有器件外部时钟停止 | 待定 | µA | |||
IIOVDD | 1 | ||||||
IAVDD | DAC 至 HP 2 通道在 fS 16kHz、MICBIAS 关闭、PLL 开启、BCLK = 512 ×fS 下运行时的电流消耗 | 待定 | mA | ||||
IIOVDD | 0.2 | ||||||
IAVDD | DAC 至 HP 2 通道在 fS 48kHz、MICBIAS 关闭、PLL 关闭、BCLK = 512 ×fS 下运行时的电流消耗 | 待定 | mA | ||||
IIOVDD | 待定 |