ZHCSPN0A December   2023  – October 2024 TAD5242

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求:TDM、I2S 或 LJ 接口
    7. 5.7 开关特性:TDM、I2S 或 LJ 接口
    8. 5.8 时序图
    9. 5.9 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 硬件控制
      2. 6.3.2 音频串行接口
        1. 6.3.2.1 时分多路复用 (TDM) 音频接口
        2. 6.3.2.2 IC 间音频 (I2S) 接口
        3. 6.3.2.3 左对齐 (LJ) 接口
      3. 6.3.3 锁相环 (PLL) 和时钟生成
      4. 6.3.4 模拟输出配置
      5. 6.3.5 基准电压
      6. 6.3.6 DAC 信号链
        1. 6.3.6.1 数字内插滤波器
          1. 6.3.6.1.1 线性相位滤波器
            1. 6.3.6.1.1.1 采样速率:8kHz 或 7.35kHz
            2. 6.3.6.1.1.2 采样速率:16kHz 或 14.7kHz
            3. 6.3.6.1.1.3 采样速率:24kHz 或 22.05kHz
            4. 6.3.6.1.1.4 采样速率:32kHz 或 29.4kHz
            5. 6.3.6.1.1.5 采样速率:48kHz 或 44.1kHz
            6. 6.3.6.1.1.6 采样速率:96kHz 或 88.2kHz
            7. 6.3.6.1.1.7 采样速率:192kHz 或 176.4kHz
          2. 6.3.6.1.2 低延迟滤波器
            1. 6.3.6.1.2.1 采样速率:24kHz 或 22.05kHz
            2. 6.3.6.1.2.2 采样速率:32kHz 或 29.4kHz
            3. 6.3.6.1.2.3 采样速率:48kHz 或 44.1kHz
            4. 6.3.6.1.2.4 采样速率:96kHz 或 88.2kHz
            5. 6.3.6.1.2.5 采样速率:192kHz 或 176.4kHz
    4. 6.4 器件功能模式
      1. 6.4.1 工作模式
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 应用
      2. 7.2.2 设计要求
      3. 7.2.3 详细设计过程
      4. 7.2.4 应用性能曲线图
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 文档支持
      1. 8.1.1 相关文档
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

模拟输出配置

该器件使用高性能立体声 DAC 支持两个通道的回放。该器件包含两对模拟输出引脚(OUTxP 和 OUTxM),可通过设置 MD4 和 MD5 引脚配置为单端或差分输入模式。这些通道的输入源来自 TDM/I2S/LJ 接口。

表 6-9 显示了 MD4 和 MD5 引脚所提供的模拟输出配置模式。

表 6-9 模拟输出配置
MD5 MD4 模拟输出配置
差分输出;仅线路输出
差分输出;接收器/耳机负载或线路输出
单端输出;仅线路输出
具有外部共模检测功能的伪差分输出;仅耳机负载

图 6-8图 6-10 展示了各种输出模式的典型配置图。

TAD5242 差分输出连接的典型应用图图 6-8 差分输出连接的典型应用图

TAD5242 单端输出连接的典型应用图图 6-9 单端输出连接的典型应用图

TAD5242 具有外部共模检测功能的伪差分输出连接的典型应用图图 6-10 具有外部共模检测功能的伪差分输出连接的典型应用图

该器件还支持通道选择配置,以在 I2S 和 LJ 模式下启用单声道或立体声输出。这可以通过设置 MD6 引脚进行配置。表 6-10 显示了采用 MD6 配置时对此功能的控制。当 MD6 引脚设置为高电平时,DAC 通道 2 被禁用。在 TDM 模式下,MD6 引脚功能如图 6-2 中所述。

表 6-10 I2S 和 LJ 模式下的输出通道选择配置
MD6 模拟输出配置
立体声 DAC
单声道 1 通道 DAC(启用 OUT1x,禁用 OUT2x)